ホーム パワー・マネージメント リニア・レギュレータと低ドロップアウト (LDO) レギュレータ

TPS7A7300

アクティブ

パワー・グッドとイネーブル搭載、3A、低い VIN (1.43V)、超低ドロップアウト電圧レギュレータ

この製品には新バージョンがあります。

open-in-new 代替品と比較
比較対象デバイスと類似の機能
TPS7A84 アクティブ パワー・グッド搭載、高精度、3A、低い VIN、低ノイズ、超低ドロップアウト電圧レギュレータ Next-generation with lower noise.

製品詳細

Output options Adjustable Output, Fixed Output Iout (max) (A) 3 Vin (max) (V) 6.5 Vin (min) (V) 1.43 Vout (max) (V) 5 Vout (min) (V) 0.9 Noise (µVrms) 40 Iq (typ) (mA) 4 Thermal resistance θJA (°C/W) 36 Rating Catalog Load capacitance (min) (µF) 4.7 Regulated outputs (#) 1 Features Enable, Power good, Soft start Accuracy (%) 2 PSRR at 100 KHz (dB) 25 Dropout voltage (Vdo) (typ) (mV) 240 Operating temperature range (°C) -40 to 125
Output options Adjustable Output, Fixed Output Iout (max) (A) 3 Vin (max) (V) 6.5 Vin (min) (V) 1.43 Vout (max) (V) 5 Vout (min) (V) 0.9 Noise (µVrms) 40 Iq (typ) (mA) 4 Thermal resistance θJA (°C/W) 36 Rating Catalog Load capacitance (min) (µF) 4.7 Regulated outputs (#) 1 Features Enable, Power good, Soft start Accuracy (%) 2 PSRR at 100 KHz (dB) 25 Dropout voltage (Vdo) (typ) (mV) 240 Operating temperature range (°C) -40 to 125
VQFN (RGW) 20 25 mm² 5 x 5
  • 低いドロップアウト電圧: 3A 時に 240mV
  • V IN 範囲:1.5V~6.5V
  • 構成可能な固定 V OUT の範囲:0.9V~3.5V
  • 調整可能な V OUT の範囲:0.9V~5V
  • 非常に優れた負荷 / 入力電圧過渡応答
  • セラミック出力コンデンサの使用により安定性を確保
  • 精度 2% の過入力電圧、過負荷、過熱
  • プログラマブル・ソフト・スタート
  • パワー・グッド (PG) 出力
  • パッケージ: 5mm × 5mm、20 ピン VQFN
  • 低いドロップアウト電圧: 3A 時に 240mV
  • V IN 範囲:1.5V~6.5V
  • 構成可能な固定 V OUT の範囲:0.9V~3.5V
  • 調整可能な V OUT の範囲:0.9V~5V
  • 非常に優れた負荷 / 入力電圧過渡応答
  • セラミック出力コンデンサの使用により安定性を確保
  • 精度 2% の過入力電圧、過負荷、過熱
  • プログラマブル・ソフト・スタート
  • パワー・グッド (PG) 出力
  • パッケージ: 5mm × 5mm、20 ピン VQFN

TPS7A7300 低ドロップアウト (LDO) 電圧レギュレータは、1.5V~6.5V の入力電圧に対して、非常に低いドロップアウト性能 ( 3A 時に 240mV) を必要とするアプリケーション向けに設計されています。 TPS7A7300 は、0.9V~3.5V の範囲でユーザーが構成可能な出力電圧を設定する革新的な機能を備えており、外付け抵抗やそれに関連するエラーを解消します。

TPS7A7300 は、非常に高速な負荷過渡応答、セラミック出力コンデンサによる安定性、および入力電圧、負荷、温度に対する 2% 未満の精度を提供します。ソフトスタート・ピンにより、アプリケーションにおける負荷への突入電流を低減できます。さらに、オープン・ドレインのパワー・グッド信号により、電源レールのシーケンシングが可能です。

TPS7A7300 は、 5mm × 5mm、20 ピンの VQFN パッケージで供給されます。

TPS7A7300 低ドロップアウト (LDO) 電圧レギュレータは、1.5V~6.5V の入力電圧に対して、非常に低いドロップアウト性能 ( 3A 時に 240mV) を必要とするアプリケーション向けに設計されています。 TPS7A7300 は、0.9V~3.5V の範囲でユーザーが構成可能な出力電圧を設定する革新的な機能を備えており、外付け抵抗やそれに関連するエラーを解消します。

TPS7A7300 は、非常に高速な負荷過渡応答、セラミック出力コンデンサによる安定性、および入力電圧、負荷、温度に対する 2% 未満の精度を提供します。ソフトスタート・ピンにより、アプリケーションにおける負荷への突入電流を低減できます。さらに、オープン・ドレインのパワー・グッド信号により、電源レールのシーケンシングが可能です。

TPS7A7300 は、 5mm × 5mm、20 ピンの VQFN パッケージで供給されます。

ダウンロード 字幕付きのビデオを表示 ビデオ

技術資料

star =TI が選定したこの製品の主要ドキュメント
結果が見つかりませんでした。検索条件をクリアしてから、再度検索を試してください。
8 をすべて表示
種類 タイトル 最新の英語版をダウンロード 日付
* データシート TPS7A7300 3A、高速過渡、低ドロップアウト電圧レギュレータ データシート (Rev. F 翻訳版) PDF | HTML 英語版 (Rev.F) PDF | HTML 2023年 11月 6日
ホワイト・ペーパー Parallel LDO Architecture Design Using Ballast Resistors PDF | HTML 2022年 12月 14日
ホワイト・ペーパー Comprehensive Analysis and Universal Equations for Parallel LDO's Using Ballast PDF | HTML 2022年 12月 13日
セレクション・ガイド Low Dropout Regulators Quick Reference Guide (Rev. P) 2018年 3月 21日
セレクション・ガイド 低ドロップアウト(LDO)レギュレータ クイック・リファレンス・ガイド (Rev. N 翻訳版) 最新英語版 (Rev.P) 2017年 8月 15日
アプリケーション・ノート ANY-OUT™ LDO Controlled by I2C™ IO Expander Device (Rev. A) 2012年 9月 20日
アプリケーション・ノート ANY-OUT™ LDO Controlled by I2C™ IO Expander Device 2012年 5月 29日
ユーザー・ガイド TPS7A7x00EVM-718 Evaluation Module 2012年 2月 28日

設計と開発

その他のアイテムや必要なリソースを参照するには、以下のタイトルをクリックして詳細ページをご覧ください。

評価ボード

TPS7A7300EVM-718 — 評価モジュール、TPS7A7300 低ドロップアウト・リニア・レギュレータ用

The Texas Instruments TPS7A7300EVM-718 is a fully assembled and tested Evaluation Module (EVM) for evaluating the TPS7A7300 Low-Dropout Regulator at any of its pin-selectable output voltages (1V to 3.5V in 50mV increments). The EVM circuit is configured to be a reference design for engineering (...)
ユーザー ガイド: PDF
シミュレーション・モデル

TPS7A7300 PSpice Transient Model (Rev. B)

SBVM147B.ZIP (51 KB) - PSpice Model
シミュレーション・モデル

TPS7A7300 Unencrypted PSpice Transient Model

SBVM544.ZIP (2 KB) - PSpice Model
リファレンス・デザイン

PMP9357 — Altera® Arria V FPGA 電源

PMP9357 リファレンス・デザインは、Altera 製 Arria V シリーズ FPGA 用の包括的な電源ソリューションです。  このデザインでは、複数の TPS54620 同期整流・降圧コンバータ、複数の LDO、1 つの DDR 終端レギュレータを採用しており、FPGA に電力を供給するために必要とされるすべてのレールを実装できます。   正しいパワー・シーケンシングを実行するために、UCD90120A 電源シーケンサ/モニタを使用しており、I2C による制御が可能です。
試験報告書: PDF
回路図: PDF
パッケージ ピン数 ダウンロード
VQFN (RGW) 20 オプションの表示

購入と品質

記載されている情報:
  • RoHS
  • REACH
  • デバイスのマーキング
  • リード端子の仕上げ / ボールの原材料
  • MSL 定格 / ピーク リフロー
  • MTBF/FIT 推定値
  • 材質成分
  • 認定試験結果
  • 継続的な信頼性モニタ試験結果
記載されている情報:
  • ファブの拠点
  • 組み立てを実施した拠点

推奨製品には、この TI 製品に関連するパラメータ、評価基板、またはリファレンス デザインが存在する可能性があります。

サポートとトレーニング

TI E2E™ フォーラムでは、TI のエンジニアからの技術サポートを提供

コンテンツは、TI 投稿者やコミュニティ投稿者によって「現状のまま」提供されるもので、TI による仕様の追加を意図するものではありません。使用条件をご確認ください。

TI 製品の品質、パッケージ、ご注文に関するお問い合わせは、TI サポートをご覧ください。​​​​​​​​​​​​​​

ビデオ