パワー・グッド搭載、高精度、3A、低い VIN、低ノイズ、超低ドロップアウト電圧レギュレータ

トップ

製品の詳細

パラメータ

Output options Adjustable Output, Programmable Output Iout (Max) (A) 3 Vin (Max) (V) 6.5 Vin (Min) (V) 1.1 Vout (Max) (V) 5 Vout (Min) (V) 0.8 Noise (uVrms) 4.4 Iq (Typ) (mA) 2.8 Thermal resistance θJA (°C/W) 35 Load capacitance (Min) (µF) 47 Rating Catalog Regulated outputs (#) 1 Features Enable, Output Discharge, Power Good, Soft Start Accuracy (%) 1 PSRR @ 100 KHz (dB) 25 Dropout voltage (Vdo) (Typ) (mV) 110 Operating temperature range (C) -40 to 125 open-in-new その他の リニア・レギュレータ(LDO)

パッケージ|ピン|サイズ

VQFN (RGR) 20 12 mm² 3.5 x 3.5 open-in-new その他の リニア・レギュレータ(LDO)

特長

  • Low Dropout: 180 mV (max) at 3 A
  • 1% (max) Accuracy Over Line, Load, and Temperature
  • Output Voltage Noise:
    • 4.4 µVRMS at 0.8-V Output
    • 7.7 µVRMS at 5.0-V Output
  • Input Voltage Range:
    • Without BIAS: 1.4 V to 6.5 V
    • With BIAS: 1.1 V to 6.5 V
  • ANY-OUT&trde; Operation:
    • Output Voltage Range: 0.8 V to 3.95 V
  • Adjustable Operation:
    • Output Voltage Range: 0.8 V to 5.0 V
  • Power-Supply Ripple Rejection:
    • 40 dB at 500 kHz
  • Excellent Load Transient Response
  • Adjustable Soft-Start In-Rush Control
  • Open-Drain Power-Good (PG) Output
  • Stable with a 47-µF or Larger Ceramic Output Capacitor
  • 3.5-mm × 3.5-mm, 20-Pin VQFN
open-in-new その他の リニア・レギュレータ(LDO)

概要

The TPS7A84 is a low-noise (4.4 µVRMS), low-dropout linear regulator (LDO) capable of sourcing 3 A with only 180 mV of maximum dropout. The device output voltage is pin-programmable from 0.8 V to 3.95 V and adjustable from 0.8 V to 5.0 V using an external resistor divider.

The combination of low-noise (4.4 µVRMS), high-PSRR, and high output current capability makes the TPS7A84 ideal to power noise-sensitive components such as those found in high-speed communications, video, medical, or test and measurement applications. The high performance of the TPS7A84 limits power-supply-generated phase noise and clock jitter, making this device ideal for powering high-performance serializer and deserializer (SerDes), analog-to-digital converters (ADCs), digital-to-analog converters (DACs), and RF components. Specifically, RF amplifiers benefit from the high-performance and 5.0-V output capability of the device.

For digital loads [such as application-specific integrated circuits (ASICs), field-programmable gate arrays (FPGAs), and digital signal processors (DSPs)] requiring low-input voltage, low-output (LILO) voltage operation, the exceptional accuracy (0.75% over load and temperature), remote sensing, excellent transient performance, and soft-start capabilities of the TPS7A84 ensure optimal system performance.

The versatility of the TPS7A84 makes the device a component of choice for many demanding applications.

open-in-new その他の リニア・レギュレータ(LDO)
ダウンロード
おすすめの類似製品
open-in-new 製品の比較
機能およびパラメーターが同等の比較製品
TPS7A84A アクティブ パワー・グッド搭載、3A、低い VIN (1.1V)、低ノイズ、高精度、超低ドロップアウト電圧レギュレータ The TPS7A84A is a 3A LDO with improved accuracy 0.75%. This is an improved P2P upgrade to TPS7A84
類似しているが機能が同等ではない比較製品
TPS74401 アクティブ 3A、低い VIN (0.8V)、低ノイズ、高 PSRR、調整可能な超低ドロップアウト電圧レギュレータ TPS74401 is an alternative 3-A LDO.
TPS7A88 アクティブ 1A、低ノイズ、高 PSRR、デュアルチャネル、調整可能な超低ドロップアウト電圧レギュレータ TPS7A88 is a dual-channel, low noise, 1-A LDO.

技術資料

= TI が選択したこの製品の主要ドキュメント
結果が見つかりませんでした。検索条件をクリアして、もう一度検索を行ってください。 すべて表示 9
種類 タイトル 英語版のダウンロード 日付
* データシート TPS7A84 High-Current (3 A), High-Accuracy (1%), Low-Noise (4.4 µVRMS), LDO Voltage Regulator データシート 2016年 1月 8日
技術記事 LDO basics: capacitor vs. capacitance 2018年 8月 1日
技術記事 LDO Basics: Preventing reverse current 2018年 7月 25日
技術記事 LDO basics: introduction to quiescent current 2018年 6月 20日
セレクション・ガイド Low Dropout Regulators Quick Reference Guide 2018年 3月 21日
セレクション・ガイド 低ドロップアウト(LDO)レギュレータ クイック・リファレンス・ガイド (Rev. N 翻訳版) 最新の英語版をダウンロード (Rev.P) 2017年 8月 15日
技術記事 LDO basics: noise – part 1 2017年 6月 14日
セレクション・ガイド TI Components for Aerospace and Defense Guide 2017年 3月 22日
ユーザー・ガイド TPS7A8400EVM-579 User's Guide 2016年 2月 29日

設計と開発

追加の事項や他のリソースを参照するには、以下のタイトルをクリックすると、詳細ページを表示できます。

ハードウェア開発

評価基板 ダウンロード
document-generic ユーザー・ガイド
29
概要
The TPS7A84EVM-753 evaluation module is designed for a typical configuration to evaluate the operation and performance of the TPS7A84, High-Current 3-A low dropout voltage regulator. The EVM circuit board is configured to be a reference design for engineering applications requiring current to a (...)
特長
  • Low Dropout: 180 mV (max) at 3 A
  • 1% (max) Accuracy Over Line, Load, and Temperature
  • ANY-OUT Output Voltage Range: 0.8 V to 3.95 V
  • Adjustable Output Voltage Range: 0.8 V to 5.0 V
  • High Power-Supply Ripple Rejection: 40 dB at 500 kHz

設計ツールとシミュレーション

シミュレーション・モデル ダウンロード
SBVM574.ZIP (3 KB) - PSpice Model
シミュレーション・モデル ダウンロード
SBVM575.ZIP (76 KB) - PSpice Model

リファレンス・デザイン

リファレンス・デザイン ダウンロード
TIDA-010122
TIDA-010122 — このリファレンス・デザインは、マッシブ MIMO (mMIMO)、フェーズド・アレイ・レーダー、通信ペイロードなど、最新の5G に対応した用途にまつわる同期設計の課題を解決するものです。一般的な RF フロント・エンドの場合、アンテナ、低ノイズ・アンプ (LNA)、ミキサ、局部発振器 (LO) はアナログ領域に、アナログ/デジタル・コンバータ、数値制御発振器 (NCO)、デジタル・ダウン・コンバータ (DDC) はデジタル領域にあります。システム全体の同期を実現するには、これらのデジタル・ブロックをシステム・クロックと同期させる必要があります。このリファレンス・デザインは ADC12DJ3200 データ・コンバータを使用し、オンチップ NCO を SYNC~ に対して同期させる方法で、確定的な待ち時間と複数のレシーバ間での 5ps 未満のチャネル間スキューを実現します。また、ノイズレスのアパーチャ遅延時間調整 (tAD Adjust) 機能を使用してスキューをさらに低減します。また、このデザインは、LMX2594 広帯域 PLL と LMK04828 シンセサイザおよびジッタ・クリーナーをベースとし、位相ノイズが非常に小さいクロック供給ソリューションも実現しています。
document-generic 回路 document-generic ユーザー・ガイド document-generic 英語版をダウンロード
リファレンス・デザイン ダウンロード
高速オシロスコープと広帯域デジタイザ向け、12.8GSPS アナログ・フロント・エンドのリファレンス・デザイン
TIDA-01028 — このリファレンス・デザインは、インターリーブ型 RF サンプリング A/D コンバータ(ADC)を使用して、12.8GSPS のサンプリング速度を実現します。タイム・インターリーブを行う 2 個の RF サンプリング ADC を使用しています。インターリーブを行うには、これらの ADC 間で位相シフトを実現する必要があります。このリファレンス・デザインは、ADC12DJ3200 のノイズレス・アパーチャ遅延調整(tAD Adjust)機能を使用して位相シフトを実現します。この機能は、インターリーブ型 ADC に特有の不整合を最小化し、SNR、ENOB、SFDR 性能を最大化します。このリファレンス・デザインは、JESD204B をサポートする低位相ノイズのクロック・ツリーも採用しており、LMX2594 広帯域 PLL、LMK04828 シンセサイザ、ジッタ・クリーナーを使用して実装しています。
document-generic 回路 document-generic ユーザー・ガイド document-generic 英語版をダウンロード
リファレンス・デザイン ダウンロード
12 ビット・デジタイザ向け、スケーラブル 20.8GSPS のリファレンス・デザイン
TIDA-010128 — このリファレンス・デザインは、RF サンプリング A/D コンバータ (ADC) をタイム・インターリーブ構成で使用して、20.8GSPS のサンプリング・システムを実現する方法を提示しています。タイム・インターリーブという方式は、サンプリング・レートを向上させるための実績ある従来型の方法です。ただし、性能を向上させるには、複数使用している個別 ADC のオフセット、ゲイン、サンプリング時間に関する不整合を一致させることが不可欠です。サンプリング・クロックが高くなるほど、インターリーブ型の複雑度が高くなります。複数の ADC の間での位相の一致は、より良い SFDR と ENOB を達成するために不可欠な仕様の 1 つです。このリファレンス・デザインは、19fs (フェムト秒) という高精度の位相制御ステップを達成している ADC12DJ5200RF のノイズレス・アパーチャ遅延時間調整 (tAD Adjust) 機能を使用し、20.8GSPS のインターリーブ実装を容易にしています。このリファレンス・デザインは、LMK04828 と LMX2594 をベースとし、12 ビットのシステム性能要件を満たす、オンボードの低ノイズ JESD204B クロック・ジェネレータを使用しています。
document-generic 回路 document-generic ユーザー・ガイド document-generic 英語版をダウンロード
リファレンス・デザイン ダウンロード
12.8GSPS データ・アクイジション・システムで性能を最大化する低ノイズ電源のリファレンス・デザイン
TIDA-01027 — This reference design demonstrates an efficient, low noise 5-rail power-supply design for very high-speed DAQ systems capable of > 12.8 GSPS. The power supply DC/DC converters are frequency synchronized and phase-shifted in order to minimize input current ripple and control frequency content (...)
document-generic 回路 document-generic ユーザー・ガイド document-generic 英語版をダウンロード
リファレンス・デザイン ダウンロード
DSO、レーダー、5G ワイヤレス・テスト・システム向けのフレキシブルな 3.2GSPS マルチチャネル AFE のリファレンス・デザイン
TIDA-01022 — This high speed multi-channel data capture reference design enables optimum system performance. System designers needs to consider critical design parameters like clock jitter and skew for high speed multi-channel clock generation, which affects overall system SNR, SFDR, channel to channel skew and (...)
document-generic 回路 document-generic ユーザー・ガイド document-generic 英語版をダウンロード
リファレンス・デザイン ダウンロード
超音波フロント・エンド向け低電圧、低ノイズ電源のリファレンス・デザイン
TIDA-01466 — This reference design is a power supply optimized specifically for providing power to eight 16-channel receive AFE ICs for ultrasound imaging systems. This design reduces part count while maximizing efficiency by using single-chip DC-DC converter + LDO combo regulators to set the LDO input just (...)
document-generic 回路 document-generic ユーザー・ガイド document-generic 英語版をダウンロード
リファレンス・デザイン ダウンロード
大電流、低ノイズのパラレル LDO のリファレンス・デザイン
TIDA-01232 This parallel low-dropout (LDO) reference design showcases the TPS7A85 low-noise LDO linear regulator in a parallel configuration, which is capable of sourcing 3.5 A per LDO or 7 A per board. Additional design flexibility includes the ability to stack this design to meet the current (...)
document-generic 回路 document-generic ユーザー・ガイド document-generic 英語版をダウンロード

CAD/CAE シンボル

パッケージ ピン数 ダウンロード
VQFN (RGR) 20 オプションの表示

購入と品質

おすすめの製品には、この TI 製品に関連するパラメータ、評価モジュール、またはリファレンス・デザインが含まれている場合があります。

サポートとトレーニング

TI E2E™ Forums (英語) では、TI のエンジニアからの技術サポートが活用できます

コンテンツは、TI 投稿者やコミュニティ投稿者によって「現状のまま」提供されるもので、TI による仕様の追加を意図するものではありません。使用条件をご確認ください

TI 製品の品質、パッケージ、ご注文に関する質問は、TI サポートのページをご覧ください。

トレーニング・シリーズ

TI のトレーニングとビデオをすべて表示

ビデオ

関連ビデオ