ホーム パワー・マネージメント ゲート・ドライバ 絶縁型ゲート・ドライバ

UCC21225A

アクティブ

2.5kVrms、4A/6A、デュアル入力、5V UVLO 機能搭載、LGA パッケージ封止、デュアルチャネル絶縁型ゲート・ドライバ

製品詳細

Number of channels 2 Isolation rating Functional Withstand isolation voltage (VISO) (Vrms) 2500 Working isolation voltage (VIOWM) (Vrms) 792 Transient isolation voltage (VIOTM) (VPK) 3535 Power switch IGBT, MOSFET, SiCFET Peak output current (A) 6 Features Disable, Programmable dead time Output VCC/VDD (max) (V) 25 Output VCC/VDD (min) (V) 6.5 Input supply voltage (min) (V) 3 Input supply voltage (max) (V) 18 Propagation delay time (µs) 0.019 Input threshold CMOS, TTL Operating temperature range (°C) -40 to 125 Rating Catalog Bootstrap supply voltage (max) (V) 792 Rise time (ns) 6 Fall time (ns) 7 Undervoltage lockout (typ) (V) 5
Number of channels 2 Isolation rating Functional Withstand isolation voltage (VISO) (Vrms) 2500 Working isolation voltage (VIOWM) (Vrms) 792 Transient isolation voltage (VIOTM) (VPK) 3535 Power switch IGBT, MOSFET, SiCFET Peak output current (A) 6 Features Disable, Programmable dead time Output VCC/VDD (max) (V) 25 Output VCC/VDD (min) (V) 6.5 Input supply voltage (min) (V) 3 Input supply voltage (max) (V) 18 Propagation delay time (µs) 0.019 Input threshold CMOS, TTL Operating temperature range (°C) -40 to 125 Rating Catalog Bootstrap supply voltage (max) (V) 792 Rise time (ns) 6 Fall time (ns) 7 Undervoltage lockout (typ) (V) 5
VLGA (NPL) 13 25 mm² 5 x 5
  • 汎用: デュアル・ローサイド、デュアル・ハイサイド、またはハーフ・ブリッジ・ドライバ
  • 5mm×5mmの省スペースLGA-13パッケージ
  • スイッチング・パラメータ
    • 伝搬遅延 19ns (標準値)
    • 最大遅延マッチング 5ns
    • 最大パルス幅歪み 6ns
  • 100V/nsを超えるCMTI
  • ピーク・ソース4A、ピーク・シンク6Aの出力
  • TTLおよびCMOS互換の入力
  • 入力VCCI範囲: 3V~18V
  • 最大25VのVDD、5VのUVLO
  • オーバーラップおよびデッドタイムをプログラミング可能
  • 5ns未満の入力過渡を除去
  • 高速なディセーブルによる電源シーケンシング
  • 安全性関連の認定:
    • DIN V VDE V 0884-11:2017-01に準拠した絶縁耐圧: 3535VPK
    • UL 1577に準拠した絶縁耐圧: 2500VRMS (1分間)
    • GB4943.1-2011準拠のCQC(予定)
  • 汎用: デュアル・ローサイド、デュアル・ハイサイド、またはハーフ・ブリッジ・ドライバ
  • 5mm×5mmの省スペースLGA-13パッケージ
  • スイッチング・パラメータ
    • 伝搬遅延 19ns (標準値)
    • 最大遅延マッチング 5ns
    • 最大パルス幅歪み 6ns
  • 100V/nsを超えるCMTI
  • ピーク・ソース4A、ピーク・シンク6Aの出力
  • TTLおよびCMOS互換の入力
  • 入力VCCI範囲: 3V~18V
  • 最大25VのVDD、5VのUVLO
  • オーバーラップおよびデッドタイムをプログラミング可能
  • 5ns未満の入力過渡を除去
  • 高速なディセーブルによる電源シーケンシング
  • 安全性関連の認定:
    • DIN V VDE V 0884-11:2017-01に準拠した絶縁耐圧: 3535VPK
    • UL 1577に準拠した絶縁耐圧: 2500VRMS (1分間)
    • GB4943.1-2011準拠のCQC(予定)

UCC21225Aは、ピーク電流がソース4A、シンク6Aの絶縁型デュアル・チャネル・ゲート・ドライバであり、5mm×5mmのLGA-13パッケージに搭載されています。パワー・トランジスタを最高5MHzで駆動し、クラス最高の伝搬遅延とパルス幅歪みを実現するように設計されています。

入力側は2.5kVRMSの絶縁バリアによって2つの出力ドライバと分離され、同相過渡耐性(CMTI)は最小で100V/nsです。2つの2次側ドライバ間は、内部で機能的に絶縁されているため、700VDCまでの電圧で動作します。

このドライバは2つのローサイド、2つのハイサイド、または1つのハーフ・ブリッジ・ドライバとして構成可能で、デッドタイム(DT)をプログラミングできます。ディセーブル・ピンがHIGHに設定されると、両方の出力が同時にシャットダウンし、オープンまたは接地したときには通常動作します。

このデバイスは、最高25VのVDD電源電圧に対応できます。VCCI入力範囲が3V~18Vと広いため、このドライバはアナログとデジタル両方のコントローラとの接続に適しています。すべての電源電圧ピンには、低電圧誤動作防止(UVLO)保護機能が搭載されています。

これらの高度な機能により、UCC21225Aは広範な電源アプリケーションにおいて高い電力密度、高い効率、堅牢性を実現します。

UCC21225Aは、ピーク電流がソース4A、シンク6Aの絶縁型デュアル・チャネル・ゲート・ドライバであり、5mm×5mmのLGA-13パッケージに搭載されています。パワー・トランジスタを最高5MHzで駆動し、クラス最高の伝搬遅延とパルス幅歪みを実現するように設計されています。

入力側は2.5kVRMSの絶縁バリアによって2つの出力ドライバと分離され、同相過渡耐性(CMTI)は最小で100V/nsです。2つの2次側ドライバ間は、内部で機能的に絶縁されているため、700VDCまでの電圧で動作します。

このドライバは2つのローサイド、2つのハイサイド、または1つのハーフ・ブリッジ・ドライバとして構成可能で、デッドタイム(DT)をプログラミングできます。ディセーブル・ピンがHIGHに設定されると、両方の出力が同時にシャットダウンし、オープンまたは接地したときには通常動作します。

このデバイスは、最高25VのVDD電源電圧に対応できます。VCCI入力範囲が3V~18Vと広いため、このドライバはアナログとデジタル両方のコントローラとの接続に適しています。すべての電源電圧ピンには、低電圧誤動作防止(UVLO)保護機能が搭載されています。

これらの高度な機能により、UCC21225Aは広範な電源アプリケーションにおいて高い電力密度、高い効率、堅牢性を実現します。

ダウンロード 字幕付きのビデオを表示 ビデオ

技術資料

star =TI が選定したこの製品の主要ドキュメント
結果が見つかりませんでした。検索条件をクリアしてから、再度検索を試してください。
8 をすべて表示
種類 タイトル 最新の英語版をダウンロード 日付
* データシート UCC21225A 4A、6A、2.5kVRMS絶縁デュアル・チャネル・ゲート・ドライバ、LGAパッケージ データシート (Rev. A 翻訳版) PDF | HTML 英語版 (Rev.A) PDF | HTML 2018年 6月 25日
証明書 VDE Certificate for Basic Isolation for DIN EN IEC 60747-17 (Rev. W) 2024年 1月 31日
アプリケーション概要 External Gate Resistor Selection Guide (Rev. A) 2020年 2月 28日
アプリケーション概要 Understanding Peak IOH and IOL Currents (Rev. A) 2020年 2月 28日
アプリケーション概要 How to Drive High Voltage GaN FETs with UCC21220A 2019年 3月 6日
証明書 UL Certification E181974 Vol 4. Sec 8 (Rev. A) 2018年 7月 23日
証明書 CQC Product Certificate 2 2018年 2月 7日
EVM ユーザー ガイド (英語) Using the UCC21225AEVM-365 2017年 3月 14日

設計と開発

その他のアイテムや必要なリソースを参照するには、以下のタイトルをクリックして詳細ページをご覧ください。

評価ボード

UCC21225AEVM-365 — UCC21225A 4A、6A、5.7kVRMS 絶縁型デュアルチャネル・ゲート・ドライバの評価モジュール

UCC21225AEVM-365 is designed for evaluating UCC21225ANPL, which is an isolated dual-channel gate driver with 4-A source and 6-A sink peak current capability in a 5x5 LGA package. This EVM can be used as a reference design for driving power MOSFETs, IGBTs, and SiC MOSFETs with UCC21225A pin (...)
ユーザー ガイド: PDF
シミュレーション・モデル

UCC21225A PSpice Transient Model

SLUM574.ZIP (55 KB) - PSpice Model
シミュレーション・モデル

UCC21225A Unencrypted PSpice Transient Model

SLUM575.ZIP (4 KB) - PSpice Model
シミュレーション・ツール

PSPICE-FOR-TI — TI Design / シミュレーション・ツール向け PSpice®

PSpice® for TI は、各種アナログ回路の機能評価に役立つ、設計とシミュレーション向けの環境です。設計とシミュレーションに適したこのフル機能スイートは、Cadence® のアナログ分析エンジンを使用しています。PSpice for TI は無償で使用でき、アナログや電源に関する TI の製品ラインアップを対象とする、業界でも有数の大規模なモデル・ライブラリが付属しているほか、選択された一部のアナログ動作モデルも利用できます。

設計とシミュレーション向けの環境である PSpice for TI (...)
リファレンス・デザイン

PMP40988 — 可変周波数、ZVS (ゼロ電圧スイッチング)、5kW、GaN ベース、2 相トーテムポール PFC のリファレンス・デザイン

このリファレンス・デザインは、高密度で高効率の 5kW トーテムポール力率補正 (PFC) 設計です。このデザインは、可変周波数と ZVS (ゼロ電圧スイッチング) の組み合わせで動作する 2 相トーテムポール PFC を使用しています。この制御方式は、新しいトポロジと改良型の三角波電流モード (ITCM) を使用し、小型化と高効率化を実現します。このデザインは、TMS320F280049C マイコンの内部にある高性能プロセッシング・コアを使用し、広い動作範囲にわたって効率を維持します。この PFC は 100kHz~800kHz の可変周波数範囲で動作します。電力密度が (...)
試験報告書: PDF
リファレンス・デザイン

PMP23332 — インターリーブかつマルチフェーズの反転昇降圧コンバータのリファレンス デザイン

このリファレンス デザインは、UCD3138064A をデジタル コントローラとして使用し、2 相のピーク電流モード制御をサポートする能力のある反転昇降圧回路を制御します。このデザインは、電力効率を向上させるために、ソフト スイッチング技術を採用しています。入力電圧範囲は -62V ~ -36V です。出力電圧範囲は 28V ~ 52V の範囲で調整できます。デフォルトの出力電圧は 48V で、最大電流は 14A です。
試験報告書: PDF
リファレンス・デザイン

PMP20587 — Inverting buck-boost reference design

このリファレンス・デザインは、デジタル・コントローラとして UCD3138064A を使用し、2 相、2 レールの反転型昇降圧回路を制御します。この非絶縁型コンバータは、ワイヤレス無線の電源として使用できます。入力電圧範囲は -35V ~ -60V です。出力は 2 個です。レール 1 のデフォルト出力電圧は 32V で、最大電流は 8.5A です。レール 2 のデフォルト出力電圧は 48V で、最大電流は 5.5A です。出力電圧は、30V ~ 56V (...)
試験報告書: PDF
回路図: PDF
リファレンス・デザイン

PMP21943 — 48-V / 25-A negative-to-positive synchronous buck-boost reference design for power amplifiers

このリファレンス・デザインは、パワー・アンプ・アプリケーション向けに、負電圧を受け入れ、正電圧を出力する同期整流昇降圧コンバータです。この回路は、公称 -48V システム電源からの電力を受け入れ、+48V の電圧で 25A を供給します。このデザインは、150kHz のスイッチング周波数と 4 相動作を想定した、デュアル同期整流昇圧コントローラを 2 個使用します。+30V への出力電圧調整は、ジャンパで選択可能です。また単相から 4 相までの動作も、ジャンパで選択可能です。
試験報告書: PDF
回路図: PDF
パッケージ ピン数 ダウンロード
VLGA (NPL) 13 オプションの表示

購入と品質

記載されている情報:
  • RoHS
  • REACH
  • デバイスのマーキング
  • リード端子の仕上げ / ボールの原材料
  • MSL 定格 / ピーク リフロー
  • MTBF/FIT 推定値
  • 材質成分
  • 認定試験結果
  • 継続的な信頼性モニタ試験結果
記載されている情報:
  • ファブの拠点
  • 組み立てを実施した拠点

推奨製品には、この TI 製品に関連するパラメータ、評価基板、またはリファレンス デザインが存在する可能性があります。

サポートとトレーニング

TI E2E™ フォーラムでは、TI のエンジニアからの技術サポートを提供

コンテンツは、TI 投稿者やコミュニティ投稿者によって「現状のまま」提供されるもので、TI による仕様の追加を意図するものではありません。使用条件をご確認ください。

TI 製品の品質、パッケージ、ご注文に関するお問い合わせは、TI サポートをご覧ください。​​​​​​​​​​​​​​

ビデオ