データシート
VSP5324-Q1
- Qualified for Automotive Applications
- AEC-Q100 Qualified With the Following Results
- Device Temperature Grade 2: –40°C to +105°C
- Device HBM ESD Classification Level 2
- Device CDM ESD Classification Level C4B
- Designed for Low Power:
- One-Lane Interface:
65 mW per Channel at 50 MSPS - Two-Lane Interface:
82 mW per Channel at 80 MSPS
- One-Lane Interface:
- Dynamic Performance:
- 5-MHz Input Frequency, 80 MSPS
- SNR: 70 dBFS
- SFDR: 85 dBc
- Serial LVDS ADC Data Outputs
- Variety of LVDS Test Patterns to Verify Data Capture
- Package: 9-mm × 9-mm VQFN-64
- Operating Temperature: –40°C to +105°C
The VSP5324-Q1 device is a low-power, 12-bit, 80-MSPS, quad-channel, analog-to-digital converter (ADC). Low-power consumption and multiple-channel integration in a compact package makes the device attractive for 3D time-of-flight (ToF) systems.
Serial low-voltage differential signaling (LVDS) outputs reduce the number of interface lines and enable high system integration.
The device is available in a compact 9-mm × 9-mm VQFN-64 Package.
技術資料
結果が見つかりませんでした。検索条件をクリアしてから、再度検索を試してください。
2 をすべて表示 種類 | タイトル | 最新の英語版をダウンロード | 日付 | |||
---|---|---|---|---|---|---|
* | データシート | VSP5324-Q1 4-Channel, 12-Bit, 80-MSPS ADC データシート (Rev. A) | PDF | HTML | 2017年 12月 19日 | ||
ホワイト・ペーパー | Introduction to Time-of-Flight Camera (Rev. B) | 2014年 5月 7日 |
設計と開発
その他のアイテムや必要なリソースを参照するには、以下のタイトルをクリックして詳細ページをご覧ください。
シミュレーション・ツール
PSPICE-FOR-TI — TI Design / シミュレーション・ツール向け PSpice®
PSpice® for TI は、各種アナログ回路の機能評価に役立つ、設計とシミュレーション向けの環境です。設計とシミュレーションに適したこのフル機能スイートは、Cadence® のアナログ分析エンジンを使用しています。PSpice for TI は無償で使用でき、アナログや電源に関する TI の製品ラインアップを対象とする、業界でも有数の大規模なモデル・ライブラリが付属しているほか、選択された一部のアナログ動作モデルも利用できます。
設計とシミュレーション向けの環境である PSpice for TI (...)
設計とシミュレーション向けの環境である PSpice for TI (...)
パッケージ | ピン数 | ダウンロード |
---|---|---|
VQFN (RGC) | 64 | オプションの表示 |
購入と品質
記載されている情報:
- RoHS
- REACH
- デバイスのマーキング
- リード端子の仕上げ / ボールの原材料
- MSL 定格 / ピーク リフロー
- MTBF/FIT 推定値
- 材質成分
- 認定試験結果
- 継続的な信頼性モニタ試験結果
記載されている情報:
- ファブの拠点
- 組み立てを実施した拠点