ADC08DJ3200EVM

ADC08DJ3200 8 ビット、デュアル 3.2GSPS / シングル 6.4GSPS、RF サンプリング ADC の評価モジュール

ADC08DJ3200EVM

購入

概要

The ADC08DJ3200 evaluation module (EVM) allows for the evaluation of the ADC08DJ3200 device. ADC08DJ3200 is a low-power, 8-bit, dual-channel 3.2-GSPS or single-channel 6.4-GSPS, RF-sampling analog-to-digital converter (ADC) with a buffered analog input, integrated digital down converter with programmable numerically-controlled oscillator (NCO) and decimation settings, which features a JESD204B interface.

The ADC08JD3200EVM has transformer-coupled analog inputs to accommodate a wide range of signal sources and frequencies. An LMX2582 clock synthesizer and LMK04828 JESD204B clock generator are included on the EVM and can be configured to provide an ultra-low-jitter ADC device clock and SYSREF for a complete JESD204B subclass 1 clocking solution.

The ADC08DJ3200EVM connects directly to TSW14J57EVM data capture hardware via the high-speed FMC+ connector. High-Speed Data Converter Pro Software (DATACONVERTERPRO-SW) is also available for data capture and analysis support when using the TSW14J57EVM.

特長
  • Flexible transformer-coupled analog input to allow for a variety of sources and frequencies
  • Easy-to-use software GUI to configure ADC08DJ3200, LMX2582, and LMK04828 devices for a variety of configurations through a USB interface
  • Quickly evaluate ADC performance through High-Speed Data Converter Pro Software (DATACONVERTERPRO-SW)
  • Simple connection to TSW14J57EVM data capture card

  • ADC08DJ3200 EVM
  • Mini-USB cable (2m)

高速 ADCs (>10MSPS)
ADC08DJ3200 8 ビット、デュアル 3.2GSPS またはシングル 6.4GSPS、RF サンプリング A/D コンバータ(ADC)

 

RF PLL / シンセサイザ
LMX2582 高性能、広帯域 PLLatinum RF シンセサイザ

 

クロック・ジッタ・クリーナとシンクロナイザ
LMK04828 超低ジッタ・シンセサイザとジッタ・クリーナ
ダウンロード

購入と開発の開始

評価ボード

ADC08DJ3200EVM – ADC08DJ3200 8 ビット、デュアル 3.2GSPS / シングル 6.4GSPS、RF サンプリング ADC の評価モジュール

サポート・ソフトウェア

ADC12DJ3200EVM MATLAB Automation Software – SLVC696.ZIP (5345KB)

評価基板 (EVM) 向けの GUI

ADC12DJxx00 GUI (Rev. A) – SLAC745A.ZIP (177821KB)

ファームウェア

Arria10 + ADC12DJ3200 JMODE0 Design Firmware – SLAC748.ZIP (9527KB)

ファームウェア

Xilinx KCU105 + ADC12DJ3200 JMODE0/JMODE2 Design Firmware – SLVC698.ZIP (67948KB)

TI の評価品に関する標準契約約款が適用されます。

設計ファイル

ADC08DJ3200EVM Design File SLVC716.ZIP (8104 KB)

技術資料

star
= TI が選択した主要ドキュメント
結果が見つかりませんでした。検索条件をクリアして、もう一度検索を行ってください。
すべて表示 5
種類 タイトル 英語版のダウンロード 日付
* ユーザー・ガイド ADC12DJ3200 Evaluation Module User's Guide 2018年 1月 9日
データシート ADC08DJ3200 6.4GSPS シングル・チャネルまたは 3.2GSPS デュアル・チャネル、8 ビット、RF サンプリングのアナログ / デジタル・コンバータ (ADC) データシート (Rev. A 翻訳版) 英語版をダウンロード (Rev.A) 2020年 7月 11日
その他の技術資料 ADC08DJ3200EVM EU Declaration of Conformity (DoC) 2019年 1月 2日
その他の技術資料 ADC12DJ3200 JMODE0/JMODE2 Example Design 2017年 8月 30日
その他の技術資料 Arria 10 Firmware Reference Design for ADC12DJ3200 2017年 5月 25日

関連する設計リソース

ハードウェア開発

評価ボード
TSW14J56EVMTSW14J56EVM 評価モジュール
TSW14J57EVMデータ・キャプチャ / パターン・ジェネレータ:16 レーン JESD204B 搭載、1.6 ~ 15Gbps 対応データ・コンバータの EVM

ソフトウェア開発

サポート・ソフトウェア
DATACONVERTERPRO-SW高速データ・コンバータ・プロ・ソフトウェア

サポートとトレーニング

TI E2E™ Forums (英語) では、TI のエンジニアからの技術サポートが活用できます

すべてのフォーラムトピックを英語で表示

コンテンツは、TI 投稿者やコミュニティ投稿者によって「現状のまま」提供されるもので、TI による仕様の追加を意図するものではありません。使用条件をご確認ください

TI 製品の品質、パッケージ、ご注文に関する質問は、TI サポートのページをご覧ください。

トレーニング・シリーズ

TI のトレーニングとビデオをすべて表示

ビデオ