ADC31JB68EVM

ADC31JB68 評価モジュール

ADC31JB68EVM

購入

概要

ADC31JB68EVM は、TI の ADC31JB68 A/D コンバータ(ADC)の性能評価のためのモジュールです。ADC31JB68 は、最大 500 MSPS(毎秒メガ・サンプル)のサンプリング・レート動作に対応したシングル・チャネルの 16 ビット ADC で、標準的な JESD204B 高速シリアル・インターフェイス出力を採用しています。

ADC31JB68EVM は、TI の JESD204B データ・キャプチャ・カードである TSW14J56EVM、および高速データ・コンバータ評価用の High Speed Data Converter Pro(HSDCPro)ソフトウェア・ツールとシームレスな連携が可能です。また、ADC31JB68EVM は、有力な FPGA ベンダから供給されている多くの FMC コネクタ搭載開発キットと互換です。

特長

  • トランス結合型の信号入力回路により、シングルエンド型信号源に対応
  • 高速シリアル・インターフェイス用の FPGA リファレンス・クロックを生成する LMK4828 システム・クロック・ジェネレータ
  • 超低ノイズ・クロックで ADC の性能をテストする、デフォルトのトランス結合型クロック入力回路
  • 標準的な FMC コネクタを介した高速シリアル・データ出力
  • USB コネクタと FTDI USB/SPI バス・トランスレータを介したデバイス・レジスタのプログラミング

USB cable 5VDC power adapter

高速 ADCs (>10MSPS)
ADC31JB68 16 ビット、500MSPS AD コンバータ(ADC)

 

クロック・ジッタ・クリーナとシンクロナイザ
LMK04828 超低ジッタ・シンセサイザとジッタ・クリーナ
ダウンロード

購入と開発の開始

評価ボード

ADC31JB68EVM – ADC31JB68 評価モジュール

評価ボード

ADC31JB68EVM-BDL – ADC31JB68EVM + TSW14J57EVM バンドル

評価基板 (EVM) 向けの GUI

ADC31JB68EVM Configuration GUI – SLAC707.ZIP (169768KB)

TI の評価品に関する標準契約約款が適用されます。

技術資料

結果が見つかりませんでした。検索条件をクリアして、もう一度検索を行ってください。
すべて表示 3
種類 タイトル 英語版のダウンロード 日付
その他の技術資料 ADC31JB68EVM EU Declaration of Conformity (DoC) 2019年 1月 2日
ユーザー・ガイド ADC31JB68EVM User's Guide 2016年 8月 1日
ユーザー・ガイド ADC31JB68EVM Design Package 2015年 8月 26日

関連する設計リソース

ハードウェア開発

評価ボード
TSW14J50EVMTSW14J50 評価モジュール
TSW14J56EVMTSW14J56EVM 評価モジュール
TSW14J57EVMデータ・キャプチャ / パターン・ジェネレータ:16 レーン JESD204B 搭載、1.6 ~ 15Gbps 対応データ・コンバータの EVM
インターフェイス・アダプタ
TSW14J10EVMTSW14J10 評価モジュール

ソフトウェア開発

サポート・ソフトウェア
DATACONVERTERPRO-SW高速データ・コンバータ・プロ・ソフトウェア

サポートとトレーニング

TI E2E™ Forums (英語) では、TI のエンジニアからの技術サポートが活用できます

すべてのフォーラムトピックを英語で表示

コンテンツは、TI 投稿者やコミュニティ投稿者によって「現状のまま」提供されるもので、TI による仕様の追加を意図するものではありません。使用条件をご確認ください

TI 製品の品質、パッケージ、ご注文に関する質問は、TI サポートのページをご覧ください。

トレーニング・シリーズ

TI のトレーニングとビデオをすべて表示

ビデオ