DLPLCRC410EVM

DLPLCRC410 の評価モジュール

DLPLCRC410EVM

購入

概要

The DLPLCRC410EVM, paired with one of five other DMD-based EVMs, is an evaluation platform exhibiting advanced light control for applications like lithography, 3D Printing (SLS and SLA), Machine Vision, and Marking and Coding. This EVM enables evaluations of new customer illumination sources, optics, algorithm, and exposure processes to quicken potential evalation of DLP technology, customer learning cycles, and times to market.

特長
  • Light control of one of 5 different DMDs
  • Binary pattern rates up to 32 kHz
  • Grayscale patterns rates up to 1.9 kHz
  • 2xLVDS DDR input data interface at 400Mhz clock rate
  • Supports random row addressing of DMD rows

  • Power supply not included

高速可視光チップセット
DLP7000 DLP® 0.7 XGA、2 x LVDS、A タイプ DMD DLP9500 DLP® 0.95、1080p、2 x LVDS、A タイプ DMD DLPA200 DMD マイクロミラー・ドライバ DLPC410 Digital controller for DLP650LNIR, DLP7000/7000UV & DLP9500/DLP9500UV digital micromirror dev DLPR410 DLP® Discovery 4100 チップセット向け PROM

 

紫外線 (UV) チップセット
DLP7000UV DLP® 0.7 XGA、2 x LVDS、UV、A タイプ DMD DLP9500UV DLP® 0.95、1080p、2 x LVDS、UV、A タイプ DMD

 

近赤外線 (NIR) チップセット
DLP650LNIR DLP 0.65 NIR WXGA S450 DMD

購入と開発の開始

評価ボード

DLPLCRC410EVM – DLPC410 コントローラの評価ボード

在庫あり
制限: 5
サポート・ソフトウェア

DLP Discovery 4100 Explorer GUI – DLPC104.ZIP (12182KB)

評価基板 (EVM) 向けの GUI

DLP Discovery 4100 Explorer GUI (Rev. A) – DLPC104A.ZIP (12206KB)

評価基板 (EVM) 向けの GUI

DLP Discovery 4100 Explorer GUI version 2.0 (Rev. A) – DLPC133A.ZIP (20644KB)

サポート・ソフトウェア

DLP(R) Discovery 4100 Applications FPGA Pattern Generator Source Code – DLPC103.ZIP (4340KB)

アプリケーション・ソフトウェアとフレームワーク

DLP(R) Discovery 4100 Applications FPGA Pattern Generator Source Code (Rev. A) – DLPC103A.ZIP (4509KB)

TI の評価品に関する標準契約約款が適用されます。

設計ファイル

DLPC410 Board Design Files (Rev. A) DLPR018A.ZIP (16845 KB)

技術資料

star
= TI が選択した主要ドキュメント
結果が見つかりませんでした。検索条件をクリアして、もう一度検索を行ってください。
すべて表示 8
種類 タイトル 英語版のダウンロード 日付
* ユーザー・ガイド DLP Discovery 4100 Development Kit Software User’s Guide (Rev. A) 2018年 11月 28日
アプリケーション・ノート Wavelength Transmittance Considerations for DLP DMD Windows (Rev. E) 2019年 12月 17日
アプリケーション・ノート System Design Considerations Using TI DLP® Technology in UVA (363 – 420 nm) (Rev. A) 2019年 10月 2日
ホワイト・ペーパー 大出力 NIR レーザー・システムは TI の DLP® 技術の利点を活用しています。 英語版をダウンロード 2019年 1月 11日
ユーザー・ガイド Discovery 4100 APPSFPGA PGen Design (Rev. A) 2018年 12月 4日
ユーザー・ガイド DLP Discovery 4100 Controller Board API Programmer’s Guide (Rev. A) 2018年 12月 3日
アプリケーション・ノート DMD 101: Introduction to Digital Micromirror Device (DMD) Technology (Rev. B) 2018年 2月 23日
アプリケーション・ノート System design considerations using TI DLP technology at 400 nm wavelengths 2014年 11月 12日

関連する設計リソース

ハードウェア開発

評価ボード
DLPLCR65NEVM DLP650LNIR DMD の評価モジュール DLPLCR70EVM DLP7000 DMD の評価ボード DLPLCR70UVEVM DLP7000UV DMD の評価ボード DLPLCR95EVM DLP9500 DMD の評価ボード DLPLCR95UVEVM DLP9500UV DMD の評価ボード

サポートとトレーニング

TI E2E™ Forums (英語) では、TI のエンジニアからの技術サポートが活用できます

すべてのフォーラムトピックを英語で表示

コンテンツは、TI 投稿者やコミュニティ投稿者によって「現状のまま」提供されるもので、TI による仕様の追加を意図するものではありません。使用条件をご確認ください

TI 製品の品質、パッケージ、ご注文に関する質問は、TI サポートのページをご覧ください。

ビデオ