PMP10029

リファレンス・デザイン - DDR3/DDR4 電源、5V 入力および 10A 負荷、産業用 PC 用

概要

This reference design shows a universal power supply solution for DDR3 and DDR4 memory. A synchronous Buck converter provides an output voltage of 1.35V for a 9A load in DDR3L configuration. A linear regulator provides a second voltage of 0.675V for a 2A load.

特長
  • Built and tested
  • Solution for DDR3, DDR3L, DDR3U and DDR4 by adjusting just a single resistor
  • High efficiency
  • Very good dynamic performance
  • Headroom for transients
  • Very low ripple
出力電圧オプション PMP10029.1 PMP10029.2
Vin (Min) (V) 1.35 4.5
Vin (Max) (V) 1.35 5.5
Vout (Nom) (V) 1.35 1.35
Iout (Max) (A) 2 9
Output Power (W) 2.7 12.15
Isolated/Non-Isolated Non-Isolated Non-Isolated
Input Type DC DC
Topology Linear Regulator Buck- Synchronous
??image.gallery.download_ja_JP?? 字幕付きのビデオを表示 ビデオ

組み立てられたボードは、テストと性能検証のみの目的で開発されたものであり、販売していません。

設計ファイルと製品

設計ファイル

すぐに使用できるシステム・ファイルをダウンロードすると、設計プロセスを迅速化できます。

TIDU924.PDF (780 K)

効率グラフや試験の前提条件などを含める、このリファレンス・デザインに関する試験結果

TIDREA7.PDF (176 K)

設計レイアウトとコンポーネントを示した詳細な回路図

TIDREA8.PDF (18 K)

設計に使用したコンポーネント、参照指定子、メーカー名や型番などを記入した詳細なリスト

TIDREA9.PDF (432 K)

PCB 設計レイアウトを生成するための PCB 基板層のプロット・ファイル

製品

設計や代替製品候補に TI 製品を含めます。

MOSFET

CSD87350Q5DSON 5mm x 6mm パワー・ブロック、40A、30V、N チャネル、同期整流降圧 NexFET™ パワー MOSFET

データシート: PDF | HTML
マルチチャネル IC (PMIC)

TPS51716包括的な DDR2/3/3L/4 メモリ電源ソリューション、同期整流・降圧コントローラ、2A LDO

データシート: PDF | HTML

技術資料

結果が見つかりませんでした。検索条件をクリアして、もう一度検索を行ってください。
すべて表示 1
種類 タイトル 英語版のダウンロード 日付
試験報告書 PMP10029 Test Results 2015年 4月 14日

サポートとトレーニング

TI E2E™ Forums (英語) では、TI のエンジニアからの技術サポートが活用できます

すべてのフォーラムトピックを英語で表示

コンテンツは、TI 投稿者やコミュニティ投稿者によって「現状のまま」提供されるもので、TI による仕様の追加を意図するものではありません。使用条件をご確認ください

TI 製品の品質、パッケージ、ご注文に関する質問は、TI サポートのページをご覧ください。

ビデオ