PMP10555

Xilinx(r) Ultrascale(r) 16nm FPGA/SoC 電源ソリューション、モバイル・ラジオ・ベースステーション用

概要

PMP10555 リファレンス・デザインでは、モバイル無線基地局アプリケーションで使用する Xilinx® Ultrascale® 16nm FPGA/SoC ファミリに電力を供給するために必要とされるすべての電源レールを実装できます。  このデザインでは、コア用に PMBus と互換性のある FET 内蔵 20A 降圧コンバータを 1 個と、FPGA に電力を供給するために必要とされる残りの電圧レールを出力するマルチ出力降圧レギュレータ IC を 2 個使用しています。 また、フレキシブルなパワーアップ/パワーダウン・シーケンシングを実行する 2 個の LM3880 を採用しています。 このデザインでは、12V 入力を使用します。

特長

•モバイル無線基地局用の Xilinx® Ultrascale® シリーズ FPGA で必要とされるすべての電源レールを供給
•12V 入力対応のために最適化した設計
•コア電圧に関する出力電圧と電流を報告する PMBUS インターフェイス
•オンボード・パワーアップ/パワーダウン・シーケンシング
•コア電圧での電圧マージン測定

  • モバイル無線基地局用の Xilinx® Ultrascale® シリーズ FPGA で必要とされるすべての電源レールを供給
  • 12V 入力対応のために最適化した設計
  • コア電圧に関する出力電圧と電流を報告する PMBUS インターフェイス
  • オンボード・パワーアップ/パワーダウン・シーケンシング
  • コア電圧での電圧マージン測定

エンタープライズ・システム
??image.gallery.download_ja_JP?? 字幕付きのビデオを表示 ビデオ

組み立てられたボードは、テストと性能検証のみの目的で開発されたものであり、販売していません。

設計ファイルと製品

設計ファイル

すぐに使用できるシステム・ファイルをダウンロードすると、設計プロセスを迅速化できます。

TIDU632.PDF (2350 K)

効率グラフや試験の前提条件などを含める、このリファレンス・デザインに関する試験結果

TIDRBN6.PDF (892 K)

設計レイアウトとコンポーネントを示した詳細な回路図

TIDRBN7.PDF (88 K)

設計に使用したコンポーネント、参照指定子、メーカー名や型番などを記入した詳細なリスト

TIDC744.ZIP (993 K)

PCB 設計の基板層に関する情報を記載した設計ファイル

製品

設計や代替製品候補に TI 製品を含めます。

AC/DC & DC/DC converters (integrated FET)

TPS544B20PMBus 経由のプログラマビリティとモニタ機能搭載、4.5V ~ 18V、20A 同期整流 SWIFT™ 降圧コンバータ

データシート: PDF | HTML
AC/DC & DC/DC converters (integrated FET)

TPS560200SOT-23 封止、Advanced Eco-Mode™ 採用、17V 入力、500mA、同期整流降圧レギュレータ

データシート: PDF | HTML
AC/DC & DC/DC converters (integrated FET)

TPS65261-14.5V ~ 18V 入力電圧、3A/2A/2A 出力電流、トリプル同期整流

データシート: PDF | HTML
シーケンサ

LM3880遅延時間固定、3 レール、シンプルな電源シーケンサ

データシート: PDF | HTML

技術資料

結果が見つかりませんでした。検索条件をクリアして、もう一度検索を行ってください。
すべて表示 1
種類 タイトル 英語版のダウンロード 日付
試験報告書 PMP10555 Test Results 2014年 10月 31日

サポートとトレーニング

TI E2E™ Forums (英語) では、TI のエンジニアからの技術サポートが活用できます

すべてのフォーラムトピックを英語で表示

コンテンツは、TI 投稿者やコミュニティ投稿者によって「現状のまま」提供されるもので、TI による仕様の追加を意図するものではありません。使用条件をご確認ください

TI 製品の品質、パッケージ、ご注文に関する質問は、TI サポートのページをご覧ください。

ビデオ