TIDA-00294

高速 ADC 向け、シングル・エンドから差動形式への変換を行う高性能アクティブ・インターフェイスのリファレンス・デザイン

概要

このリファレンス・デザインは、12 ビット 50Msps の JESD204B 対応データ・コンバータである ADC34J22 と、完全差動アンプ THS4541 を使用して、高速 ADC 向けの高性能アクティブ・インターフェイスを設計する方法を提示します。この種の回路は、センサのフロント・エンド、モーター制御、試験 / 測定の各アプリケーションで使用できます。回路モデル、および設計に使用した複数の式の導出を、PCB の実際の実装とともに提示しています。この実装の結果は、パッシブ型 AC 結合トランス・インターフェイスを基準とすると、非常に類似した性能を示しています。

特長
  1. 完全差動アンプを使用してシングルエンドから差動形式への変換を行うアクティブ・インターフェイスの実装に対応する回路モデルと回路図を提示
  2. 回路実装の周辺に配置する各種部品の解決 (値などの決定) に使用する、設計に関連する複数の式を導出
  3. パッシブ型 AC 結合トランス・インターフェイスとアクティブ型 DC 完全差動アンプ・インターフェイスのそれぞれから得られた結果を比較します。

設計ファイルと製品

設計ファイル

すぐに使用できるシステム・ファイルをダウンロードすると、設計プロセスを迅速化できます。

TIDU500.PDF (560 K)

リファレンス・デザインの概要と検証済みの性能テスト・データ

TIDRA51.PDF (298 K)

設計レイアウトとコンポーネントを示した詳細な回路図

TIDRA52.PDF (87 K)

設計に使用したコンポーネント、参照指定子、メーカー名や型番などを記入した詳細なリスト

TIDRA53.PDF (3003 K)

PCB 設計レイアウトを生成するための PCB 基板層のプロット・ファイル

製品

設計や代替製品候補に TI 製品を含めます。

リニア・レギュレータと低ドロップアウト (LDO) レギュレータ

TPS7A8101イネーブル搭載、1A、高 PSRR、調整可能な超低ドロップアウト電圧レギュレータ

データシート document-pdfAcrobat PDF open-in-new HTML
完全差動アンプ

THS4541高速差動 I/O アンプ

データシート document-pdfAcrobat PDF open-in-new HTML
完全差動アンプ

THS4541-Q1車載向け高速差動 I/O アンプ

データシート document-pdfAcrobat PDF open-in-new HTML
高速 ADC (10MSPS 超過)

ADC32J22デュアル・チャネル、12 ビット、50MSPS AD コンバータ(ADC)

データシート document-pdfAcrobat PDF open-in-new HTML
高速 ADC (10MSPS 超過)

ADC32J232 チャネル、12 ビット、80MSPS AD コンバータ(ADC)

データシート document-pdfAcrobat PDF open-in-new HTML
高速 ADC (10MSPS 超過)

ADC32J242 チャネル、12 ビット、125MSPS AD コンバータ(ADC)

データシート document-pdfAcrobat PDF open-in-new HTML
高速 ADC (10MSPS 超過)

ADC32J25デュアル・チャネル、12 ビット、160MSPS AD コンバータ(ADC)

データシート document-pdfAcrobat PDF open-in-new HTML
高速 ADC (10MSPS 超過)

ADC32J42デュアル・チャネル、14 ビット、50MSPS AD コンバータ(ADC)

データシート document-pdfAcrobat PDF open-in-new HTML
高速 ADC (10MSPS 超過)

ADC32J43デュアル・チャネル、14 ビット、80MSPS AD コンバータ(ADC)

データシート document-pdfAcrobat PDF open-in-new HTML
高速 ADC (10MSPS 超過)

ADC32J44デュアル・チャネル、14 ビット、125MSPS AD コンバータ(ADC)

データシート document-pdfAcrobat PDF open-in-new HTML
高速 ADC (10MSPS 超過)

ADC32J45デュアル・チャネル、14 ビット、160MSPS AD コンバータ(ADC)

データシート document-pdfAcrobat PDF open-in-new HTML
高速 ADC (10MSPS 超過)

ADC34J224 チャネル、12 ビット、50MSPS AD コンバータ(ADC)

データシート document-pdfAcrobat PDF open-in-new HTML

開発を始める

ハードウェア

評価ボード

DEV-ADC34J22 – DEV-ADC34J22 4 チャネル、50MSPS ADC 評価モジュール

DEV-ADC34J22 は、Altera の HSMC 規格との統合向けの設計を採用した、4 チャネル、50MSPS の ADC モジュールです。DEV-ADC34J22 は、JESD204B に準拠する TI の新製品 ADC34J22 A/D コンバータ (ADC) を採用したほか、TI の LMK04828 ジッタ・クリーナを使用してクロックのコンディショニングも実施しています。TI の THS4541 850MHz BW 完全差動アンプを経由し、4 チャネルのうち 2 チャネルでシングルエンド DC 結合入力を受け入れます。

このモジュールは、1 個の EXT トリガ、1 個の EXT クロック、4 個のアナログ入力チャネルという、合計 6 個のフロント・パネル SMA コネクタを搭載しています。また、スタンドアロンのクロック生成向けに 10MHz の TCXO をオンボード実装し、100MHz VCXO と LMK04828B の組み合わせを使用して、リファレンス・クロックのジッタ・クリーニングを実施しています。ADC34J22 と LMK04828B は、Altera の Cyclone V SOC FPGA と、組込み形式の ARM Cortex A9 プロセッサ経由で、総合的に構成できます。DEV-ADC34J22 は、多様なアプリケーションをサポートするほか、2 個の RF (AC 結合) チャネルと 2 個のアナログ (DC 結合) チャネルを実装しています。

技術資料

star
= TI が選択した主要ドキュメント
結果が見つかりませんでした。検索条件をクリアして、もう一度検索を行ってください。
すべて表示 2
種類 タイトル 英語版のダウンロード 日付
* 設計ガイド High-Performance Single-Ended to Differential Active IF for High-Speed ADCs 2014年 8月 20日
技術記事 Go differential to differentiate your precision design 2016年 8月 11日

サポートとトレーニング

サードパーティーのサポート
TI は、このハードウェアに対する直接的な設計サポートを提供していません。設計に関するサポートを希望する場合、次の場所にお問い合わせください。 Dallas Logic Corporation.

ビデオ

免責事項
リファレンス・デザインと TI のリソースに関する重要なお知らせと免責事項を表示

(TI 以外のサイトへのリンクを含め) 上記の特定の情報とリソースは、サード・パーティーのパートナーから提供されていることがあり、利用者の便宜を図る目的で掲載しています。TI は、かかる情報や資料の提供者ではなく、それらの内容に責任を負うこともありません。利用者は、意図している用途との適合性について、かかる情報や資料を自分自身で注意深く評価するものとします。かかる資料やリソースのここへの掲載は、TI による任意のサード・パーティー企業の承認を暗黙的に意味するものではなく、単独、もしくは TI のいかなる製品やサービスとの組み合わせにおいて、サード・パーティーの製品またはサービスの適合性に関する保証または表明として解釈してはならないものとします。