TIDA-00432

Xilinx プラットフォームを使用する JESD204B ギガ-サンプル ADC の同期、フェーズ・アレイ・レーダー・システム用

TIDA-00432

設計ファイル

概要

Xilinx VC707 プラットフォームを使用して 2 個の ADC12J4000 評価モジュール(EVM)を互いに同期する方法を示したシステム・レベルのリファレンス・デザインです。このリファレンス・デザインの技術資料は、クロック・スキームを含め、必要なハードウェアの修正とデバイスの構成法について説明しています。評価モジュールごとに、サンプルの構成ファイルを提示しています。FPGA ファームウェアについて説明するほか、関連する Xilinx IP のブロック構成パラメータを示しています。実際のハードウェアを使用して取得したデータを表示、分析し、特性を設定したケーブルやキャリブレーション済みの伝搬遅延なしで 50ps(ピコ秒)以内の同期を実現する方法を示します。

特長
  • 複数の JESD204B ギガサンプル ADC の同期を行い、代表的なフェーズド・アレイ・レーダー・サブシステムを示します
  • 使用している LMK04828 のクロック供給ソリューションを詳細に説明しています
  • テスト結果は、ケーブルの特性設定や伝搬遅延のキャリブレーションなしで 50ps(ピコ秒)以内の同期を実現したことを示しています
  • 要件について明確に理解できるように、Xilinx ファームウェア開発について説明しています
  • このサブシステムはテスト済みであり、サンプルの構成ファイルが付属しています
??image.gallery.download_ja_JP?? 字幕付きのビデオを表示 ビデオ

組み立てられたボードは、テストと性能検証のみの目的で開発されたものであり、販売していません。

設計ファイルと製品

設計ファイル

すぐに使用できるシステム・ファイルをダウンロードすると、設計プロセスを迅速化できます。

TIDU752.PDF (2321 K)

リファレンス・デザインの概要と検証済みの性能テスト・データ

TIDRDI4.PDF (555 K)

設計レイアウトとコンポーネントを示した詳細な回路図

TIDRDI5.PDF (140 K)

設計に使用したコンポーネント、参照指定子、メーカー名や型番などを記入した詳細なリスト

TIDC978.ZIP (712 K)

PCB 設計の基板層に関する情報を記載した設計ファイル

製品

設計や代替製品候補に TI 製品を含めます。

高速 ADC(≧10 MSPS)

ADC12J160012 ビット、1.6GSPS、RF サンプリング A/D コンバータ (ADC)

データシート: PDF | HTML
高速 ADC(≧10 MSPS)

ADC12J270012 ビット、2.7GSPS、RF サンプリング A/D コンバータ (ADC)

データシート: PDF | HTML
高速 ADC(≧10 MSPS)

ADC12J400012 ビット、4.0GSPS、RF サンプリング A/D コンバータ (ADC)

データシート: PDF | HTML
AC/DC & DC/DC converters (integrated FET)

LM26400Y2回路、2A、500kHz 広入力範囲、降圧レギュレータ

データシート: PDF
AC/DC & DC/DC converters (integrated FET)

TPS543274.5V ~ 18V 入力、3A、同期整流・降圧コンバータ

データシート: PDF
クロック・ジッタ・クリーナとシンクロナイザ

LMK048282370 ~ 2630MHz の VCO0 内蔵、超低ノイズ、JESD204B 準拠クロック・ジッタ・クリーナ。

データシート: PDF | HTML
リニア・レギュレータと低ドロップアウト (LDO) レギュレータ

LP38513-ADJ低ノイズ、イネーブル搭載、3A、調整可能な超低ドロップアウト電圧レギュレータ

データシート: PDF
リニア・レギュレータと低ドロップアウト (LDO) レギュレータ

LP3878-ADJイネーブル搭載、800mA、16V、調整可能な低ドロップアウト電圧レギュレータ

データシート: PDF | HTML
リニア・レギュレータと低ドロップアウト (LDO) レギュレータ

TLV702イネーブル搭載、300mA、高 PSRR、低静止電流 (IQ)、低ドロップアウト電圧レギュレータ

データシート: PDF | HTML
リニア・レギュレータと低ドロップアウト (LDO) レギュレータ

TPS74901パワー グッドとイネーブル搭載、3A、0.8V の低入力電圧 (VIN)、調整可能な超低ドロップアウト電圧レギュレータ

データシート: PDF | HTML

開発を始める

ソフトウェア

技術資料

結果が見つかりませんでした。検索条件をクリアして、もう一度検索を行ってください。
すべて表示 1
種類 タイトル 英語版のダウンロード 日付
設計ガイド Synchronization of JESD204B Giga-Sample ADCs 2015年 1月 20日

サポートとトレーニング

TI E2E™ Forums (英語) では、TI のエンジニアからの技術サポートが活用できます

すべてのフォーラムトピックを英語で表示

コンテンツは、TI 投稿者やコミュニティ投稿者によって「現状のまま」提供されるもので、TI による仕様の追加を意図するものではありません。使用条件をご確認ください

TI 製品の品質、パッケージ、ご注文に関する質問は、TI サポートのページをご覧ください。

ビデオ