TIDA-01051

自動試験装置向け、FPGA 使用とデータ・スループットを最適化するリファレンス・デザイン

TIDA-01051

設計ファイル

概要

TIDA-01051 リファレンス・デザインは、自動試験機器(ATE)などの非常にチャネル数の多いデータ・アクイジション(DAQ)システムのチャネル密度、統合、消費電力、クロック・ディストリビューション、シグナル・チェーン性能を最適化します。TI の DS90C383B などのシリアライザを使用して、多くの同時サンプリング ADC の出力を複数の LVDS ラインに組み合わせることにより、ホスト FPGA が処理する必要のあるピン数を大幅に低減できます。  その結果、単一 FPGA による非常に多くの DAQ チャネル処理が可能になり、ボード配線の複雑さを大幅に軽減できます。

特長
  • 2 チャネルの 20 ビット逐次比較型(SAR)ADC(最大 28 チャネルに拡大可能)
  • 3 レベルのマルチプレクサ・ツリー(ADC あたり最大 64 チャネル)
  • シリアライズされた ADC 出力データを使用しスループットを改善
  • リピート可能なチャネル数の多いシステム向けのモジュール型フロント・エンド・リファレンス・デザイン
  • 最大 ±12V の入力信号(±24Vpp 差動)
??image.gallery.download_ja_JP?? 字幕付きのビデオを表示 ビデオ

組み立てられたボードは、テストと性能検証のみの目的で開発されたものであり、販売していません。

設計ファイルと製品

設計ファイル

すぐに使用できるシステム・ファイルをダウンロードすると、設計プロセスを迅速化できます。

JAJU429.PDF (7120 K)

リファレンス・デザインの概要と検証済みの性能テスト・データ

TIDRQI8.PDF (2807 K)

設計レイアウトとコンポーネントを示した詳細な回路図

TIDRQI9.PDF (107 K)

設計に使用したコンポーネント、参照指定子、メーカー名や型番などを記入した詳細なリスト

TIDRQJ0.PDF (2002 K)

コンポーネントの配置を明示する詳細な設計レイアウト

TIDRQJ2.ZIP (15688 K)

IC コンポーネントの 3D モデルまたは 2D 図面に使用するファイル

TIDCDB8.ZIP (1735 K)

PCB 設計の基板層に関する情報を記載した設計ファイル

TIDRQJ1.PDF (8638 K)

PCB 設計レイアウトを生成するための PCB 基板層のプロット・ファイル

製品

設計や代替製品候補に TI 製品を含めます。

AC/DC & DC/DC converters (integrated FET)

LM460013.5 ~ 60V、1A 同期整流降圧電圧コンバータ

データシート: PDF | HTML
AC/DC & DC/DC converters (integrated FET)

LM53635-Q1車載対応、3.5A、36V、2.1MHz、同期整流降圧 DC/DC コンバータ

データシート: PDF | HTML
AC/DC & DC/DC converters (integrated FET)

LM7705低ノイズ、負のバイアス・ジェネレータ

データシート: PDF | HTML
AND ゲート

CD4081B4 チャネル、2 入力、3V ~ 18V、AND ゲート

データシート: PDF
D タイプ・フリップ・フロップ

SN74AUP1G80低消費電力、シングル、ポジティブ・エッジ・トリガ D タイプ・フリップ・フロップ

データシート: PDF | HTML
FPD-Link SerDes

DS90C383B+3.3V プログラマブル LVDS トランスミッタ、24 ビット、フラット・パネル・ディスプレイ (FPD) リンク - 65MHz

データシート: PDF
Power modules (integrated inductor)

TPS82084インダクタ内蔵、2A、高効率、降圧コンバータ モジュール

データシート: PDF | HTML
Precision ADCs

ADS8910BVREF バッファ、LDO、強化 SPI インターフェイス搭載、18 ビット、1MSPS、1 チャネル SAR ADC

データシート: PDF | HTML
アナログ・スイッチ / マルチプレクサ

MUX36D041pA オン状態リーク電流、36V、4:1、2 チャネル高精度アナログ・マルチプレクサ

データシート: PDF | HTML
クロック・バッファ

LMK00804B低スキュー、1 ~ 4 マルチプレクス、差動 / LVCMOS 入力、LVCMOS / TTL 出力、ファンアウト・バッファ

データシート: PDF | HTML
シリーズ電圧リファレンス

REF6041バッファ内蔵、イネーブル・ピン搭載、4.096V、5ppm/℃ の高精度電圧リファレンス

データシート: PDF | HTML
リニア・レギュレータと低ドロップアウト (LDO) レギュレータ

TPS7A3001-EPエンハンスド製品、負の入力電圧範囲 (VIN)、200mA、超低ノイズ、高 PSRR、LDO レギュレータ

データシート: PDF
リニア・レギュレータと低ドロップアウト (LDO) レギュレータ

TPS7A47イネーブル搭載、1A、36V、低ノイズ、高 PSRR、低ドロップアウト電圧レギュレータ

データシート: PDF
完全差動アンプ

THS4551低ノイズ、高精度、150MHz 完全差動アンプ

データシート: PDF | HTML
汎用トランシーバ

SN74AHC1G04シングル、2V ~ 5.5V、インバータ

データシート: PDF | HTML
発振器

LMK61E2156.250MHz、±50ppm、超低ジッタ、EEPROM 内蔵、フル・プログラマブル発振器

データシート: PDF | HTML
高精度オペアンプ (Vos が 1mV 未満)

OPA376高精度 (0.025mV)、低ノイズ (7.5nV/rtHz)、低静止電流 (760μA) オペアンプ

データシート: PDF
高精度オペアンプ (Vos が 1mV 未満)

OPA827低ノイズ、高精度、JFET入力オペアンプ

データシート: PDF | HTML
高速オペアンプ (50MHz 以上のゲイン帯域幅:GBW)

OPA625SAR ADC ドライバ向け、電力スケーリング機能搭載、広帯域、高精度、低ノイズ、低歪みアンプ

データシート: PDF | HTML

技術資料

結果が見つかりませんでした。検索条件をクリアして、もう一度検索を行ってください。
すべて表示 1
種類 タイトル 英語版のダウンロード 日付
設計ガイド チャネル数が非常に多い自動テスターでFPGAの活用率とデータ・ スループットを最適化するリファレンス・デザイン 英語版 2017年 12月 1日

関連する設計リソース

リファレンス・デザイン

リファレンス・デザイン
TIDA-00732 最大の SNR とサンプリング・レートを達成する 18 ビット、2Msps 絶縁型データ・アクイジションのリファレンス・デザイン TIDA-01035 最大 SNR とサンプル・レートのためにジッタを最適化する 20 ビット絶縁型データ・アクイジションのリファレンス・デザイン TIDA-01037 SNR とサンプル・レートを最大化する 20 ビット、1MSPS アイソレータの最適化されたデータ・アクイジションのリファレンス・デザイン TIDA-01050 18 ビット SAR(逐次比較型)データ・コンバータ向けに最適化されたアナログ・フロント・エンド DAQ(データ・アクイジション)システムのリファレンス・デザイン TIDA-01052 負電源を使用してフルスケール THD を改善する ADC ドライバのリファレンス・デザイン TIDA-01053 高ダイナミック・レンジの計測向けに THD、ノイズ、SNR を最適化する ADC ドライバのリファレンス・デザイン TIDA-01054 高性能 DAQ システムの EMI 効果排除向けマルチレール電源のリファレンス・デザイン TIDA-01055 高性能 DAQ システム向け ADC リファレンス電圧バッファ最適化のリファレンス・デザイン TIDA-01056 電源効率の最適化と EMI の最小化を実現する 20 ビット、1MSPS DAQ(データ・アクイジション)のリファレンス・デザイン TIDA-01057 10Vpp の真の差動入力に対応し、信号ダイナミック・レンジを最大化する最大 20 ビットの ADC のリファレンス・デザイン

サポートとトレーニング

TI E2E™ Forums (英語) では、TI のエンジニアからの技術サポートが活用できます

すべてのフォーラムトピックを英語で表示

コンテンツは、TI 投稿者やコミュニティ投稿者によって「現状のまま」提供されるもので、TI による仕様の追加を意図するものではありません。使用条件をご確認ください

TI 製品の品質、パッケージ、ご注文に関する質問は、TI サポートのページをご覧ください。

ビデオ