TIDEP0074

IEC61850 GOOSE フォワード向けパケット処理エンジンのリファレンス・デザイン

TIDEP0074

設計ファイル

概要

The TIDEP0074 reference design demonstrates packet switching and filtering logic implemented in the M4 core of AM572x based upon the Ethertype, MAC address and Application ID (APPID) of GOOSE packets received from the PRU-ICSS. Packets are filtered and routed to destinations in order to allow the time-critical events defined in substation communication standard IEC 61580 to be serviced in a dedicated core. The design additionally shows multi-core communication between the ARM Cortex™-A15, Cortex™-M4 and DSP C66x™ cores of the AM572x while Linux runs on the A15s and TI-RTOS runs on the M4 and DSP cores.

特長
  • Ethernet packet switching logic and IEC61850 GOOSE filtering algorithm implemented on ARM Cortex-M4 cores of AM572x to determine destination routing to A15 or further processing in M4.
  • Interprocessor Communication (IPC) using messageQ in A15 with Linux, and in M4 and DSP with TI-RTOS
  • PRU-ICSS firmware load and boot by M4 for Ethernet packet transfer
  • The TIDEP0074 reference design is tested on the TMDXIDK5728 board and includes documentation, software, demo application, and HW design files.
??image.gallery.download_ja_JP?? 字幕付きのビデオを表示 ビデオ

組み立てられたボードは、テストと性能検証のみの目的で開発されたものであり、販売していません。

設計ファイルと製品

設計ファイル

すぐに使用できるシステム・ファイルをダウンロードすると、設計プロセスを迅速化できます。

TIDUBO1.PDF (1369 K)

リファレンス・デザインの概要と検証済みの性能テスト・データ

TIDRLH4.ZIP (1453 K)

設計レイアウトとコンポーネントを示した詳細な回路図

TIDRLH5.ZIP (31 K)

設計に使用したコンポーネント、参照指定子、メーカー名や型番などを記入した詳細なリスト

TIDRLH6.ZIP (606 K)

コンポーネントの配置を明示する詳細な設計レイアウト

TIDRLH7A.PDF (6325 K)

IC コンポーネントの 3D モデルまたは 2D 図面に使用するファイル

TIDRLH7.ZIP (19060 K)

IC コンポーネントの 3D モデルまたは 2D 図面に使用するファイル

TIDCC42A.ZIP (1495 K)

PCB 設計の基板層に関する情報を記載した設計ファイル

TIDCC42.ZIP (10113 K)

PCB 設計の基板層に関する情報を記載した設計ファイル

製品

設計や代替製品候補に TI 製品を含めます。

Arm ベースのプロセッサ

AM5716Sitara プロセッサ: Arm Cortex-A15 と DSP

データシート: PDF | HTML
Arm ベースのプロセッサ

AM5718Sitara プロセッサ: Arm Cortex-A15 と DSP、マルチメディア

データシート: PDF | HTML
Arm ベースのプロセッサ

AM5726Sitara プロセッサ:デュアル Arm Cortex-A15 とデュアル DSP

データシート: PDF | HTML
Arm ベースのプロセッサ

AM5728Sitara プロセッサ:デュアル Arm Cortex-A15 とデュアル DSP、マルチメディア

データシート: PDF | HTML
RS-485 と RS-422 の各トランシーバ

SN65HVD78IEC ESD 対応、50Mbps、3.3V、半二重 RS-485

データシート: PDF | HTML
イーサネット PHY

TLK105L産業用温度範囲、シングル ポート、10/100Mbps イーサネット物理層

データシート: PDF | HTML
クロック・ジェネレータ

CDCE9132.5V または 3.3V LVCMOS 出力、プログラマブル、1 個の PLL VCXO クロック・シンセサイザ

データシート: PDF | HTML
マルチチャネル IC (PMIC)

TPS659037ARM Cortex A15 プロセッサ向け、パワー・マネージメント IC (PMIC)

データシート: PDF | HTML
非反転バッファとドライバ

SN74LVC1G07オープン・ドレイン出力、シングル、1.65V ~ 5.5V バッファ

データシート: PDF | HTML

技術資料

star
= TI が選択した主要ドキュメント
結果が見つかりませんでした。検索条件をクリアして、もう一度検索を行ってください。
すべて表示 1
種類 タイトル 英語版のダウンロード 日付
* 設計ガイド Packet Processing Engine for IEC61850 GOOSE Forwarding Design Guide 2016年 4月 1日

サポートとトレーニング

TI E2E™ Forums (英語) では、TI のエンジニアからの技術サポートが活用できます

すべてのフォーラムトピックを英語で表示

コンテンツは、TI 投稿者やコミュニティ投稿者によって「現状のまま」提供されるもので、TI による仕様の追加を意図するものではありません。使用条件をご確認ください

TI 製品の品質、パッケージ、ご注文に関する質問は、TI サポートのページをご覧ください。

ビデオ