NEW

ADS1288

アクティブ

Low-power, 32-bit two-channel delta-sigma ADC for seismic and geospace exploration

製品詳細

Resolution (Bits) 32 Sample rate (max) (ksps) 2 Number of input channels 2 Interface type SPI Architecture Delta-Sigma Input type Differential Multichannel configuration Multiplexed Rating Catalog Reference mode External Input voltage range (max) (V) 2.5 Input voltage range (min) (V) -2.5 Features GPIO, PGA Operating temperature range (°C) -40 to 85 Power consumption (typ) (mW) 5 Analog supply (min) (V) 3 Analog supply voltage (max) (V) 5.5 SNR (dB) 121 Digital supply (min) (V) 1.65 Digital supply (max) (V) 3.6
Resolution (Bits) 32 Sample rate (max) (ksps) 2 Number of input channels 2 Interface type SPI Architecture Delta-Sigma Input type Differential Multichannel configuration Multiplexed Rating Catalog Reference mode External Input voltage range (max) (V) 2.5 Input voltage range (min) (V) -2.5 Features GPIO, PGA Operating temperature range (°C) -40 to 85 Power consumption (typ) (mW) 5 Analog supply (min) (V) 3 Analog supply voltage (max) (V) 5.5 SNR (dB) 121 Digital supply (min) (V) 1.65 Digital supply (max) (V) 3.6
VQFN (RHB) 32 25 mm² 5 x 5
  • 消費電力:
    • PGA 動作:5mW (標準値)
    • バッファ動作:3mW (標準値)
  • ダイナミック レンジ:
    • PGA ゲイン:1、500SPS (122dB、標準値)
    • バッファ動作:500SPS (122dB、標準値)
  • THD:< –120dB (標準値)
  • CMRR:120dB (標準値)
  • フレキシブルなデジタル フィルタ:
    • Sinc + FIR + IIR (選択可能)
    • 線形または最小位相
    • ハイパス フィルタ
  • データ レート:125SPS~2000SPS
  • PGA ゲイン:1~64
  • SYNC 入力
  • クロック誤差補償
  • 2 チャネル マルチプレクサ
  • オフセットおよびゲインの較正
  • 汎用デジタル I/O
  • アナログ電源の動作:5V、3.3V または ±2.5V
  • 消費電力:
    • PGA 動作:5mW (標準値)
    • バッファ動作:3mW (標準値)
  • ダイナミック レンジ:
    • PGA ゲイン:1、500SPS (122dB、標準値)
    • バッファ動作:500SPS (122dB、標準値)
  • THD:< –120dB (標準値)
  • CMRR:120dB (標準値)
  • フレキシブルなデジタル フィルタ:
    • Sinc + FIR + IIR (選択可能)
    • 線形または最小位相
    • ハイパス フィルタ
  • データ レート:125SPS~2000SPS
  • PGA ゲイン:1~64
  • SYNC 入力
  • クロック誤差補償
  • 2 チャネル マルチプレクサ
  • オフセットおよびゲインの較正
  • 汎用デジタル I/O
  • アナログ電源の動作:5V、3.3V または ±2.5V

ADS1288 は、プログラマブル ゲイン アンプ (PGA) と有限インパルス応答 (FIR) フィルタを備えた 32 ビット、低消費電力の A/D コンバータ (ADC) です。この ADC は、低消費電力による長いバッテリ動作時間が求められる地震関連機器の厳しい要件に合わせて設計されています。

低ノイズ PGA により、ADC のゲイン 1~64 のダイナミック レンジが拡張されます。この PGA により、外付けアンプを使用せずに、ジオフォンやトランス結合のハイドロフォンを直接接続できます。オプションのユニティ ゲイン バッファによって消費電力が低減されます。

この ADC は、高分解能のデルタ-シグマ (ΔΣ) 変調器と、位相応答を設定できる FIR フィルタを内蔵しています。ハイパス フィルタは、DC および低周波数成分を信号から除去します。サンプル レート コンバータは、最大 7ppb の分解能の精度でクロック周波数誤差を補償します。

デバイスの消費電力を最小限に抑えるため、この ADC は 3.3V の動作をサポートしています。消費電力は、バッファ モード動作で 3mW (標準値)、PGA モード動作で 5mW (標準値) です。

この ADC は小型の 5mm × 5mm VQFN パッケージで供給され、–40℃~+85℃の周囲温度範囲で仕様が規定されています。

ADS1288 は、プログラマブル ゲイン アンプ (PGA) と有限インパルス応答 (FIR) フィルタを備えた 32 ビット、低消費電力の A/D コンバータ (ADC) です。この ADC は、低消費電力による長いバッテリ動作時間が求められる地震関連機器の厳しい要件に合わせて設計されています。

低ノイズ PGA により、ADC のゲイン 1~64 のダイナミック レンジが拡張されます。この PGA により、外付けアンプを使用せずに、ジオフォンやトランス結合のハイドロフォンを直接接続できます。オプションのユニティ ゲイン バッファによって消費電力が低減されます。

この ADC は、高分解能のデルタ-シグマ (ΔΣ) 変調器と、位相応答を設定できる FIR フィルタを内蔵しています。ハイパス フィルタは、DC および低周波数成分を信号から除去します。サンプル レート コンバータは、最大 7ppb の分解能の精度でクロック周波数誤差を補償します。

デバイスの消費電力を最小限に抑えるため、この ADC は 3.3V の動作をサポートしています。消費電力は、バッファ モード動作で 3mW (標準値)、PGA モード動作で 5mW (標準値) です。

この ADC は小型の 5mm × 5mm VQFN パッケージで供給され、–40℃~+85℃の周囲温度範囲で仕様が規定されています。

ダウンロード 字幕付きのビデオを表示 ビデオ

技術資料

star =TI が選定したこの製品の主要ドキュメント
結果が見つかりませんでした。検索条件をクリアしてから、再度検索を試してください。
6 をすべて表示
種類 タイトル 最新の英語版をダウンロード 日付
* データシート ADS1288 地震検出アプリケーション向け、32 ビット、デルタ シグマ ADC データシート PDF | HTML 英語版 PDF | HTML 2023年 7月 10日
アプリケーション・ノート Digital Filter Types in Delta-Sigma ADCs (Rev. A) PDF | HTML 2023年 3月 29日
アプリケーション・ノート 高速データ変換 英語版 2009年 12月 11日
アプリケーション・ノート データ収集と A/D 変換の原理 最新英語版 (Rev.A) PDF | HTML 2009年 8月 5日
アプリケーション・ノート データ・コンバータのドリフトに関する設計者の必須知識: 最悪劣化度の構成要素を理解して仕様の条件を減らす 2009年 4月 22日
アプリケーション・ノート アナログ・デジタルの仕様とパフォーマンス特性の用語集 (Rev. A 翻訳版) 最新英語版 (Rev.B) 2008年 1月 18日

設計と開発

その他のアイテムや必要なリソースを参照するには、以下のタイトルをクリックして詳細ページをご覧ください。

評価ボード

ADS1285EVM-PDK — ADS1285 32 ビット、高分解能、2 チャネル、デルタ シグマ ADC のパフォーマンス デモ キット

ADS1285 評価基板 (EVM) パフォーマンス・デモ・キット (PDK) は、ADS1285EVM-PDK と高精度ホスト・インターフェイス (PHI) コントローラ・ボードを組み合わせたプラットフォームです。この PHI コントローラ・ボードを使用すると、ADS1285EVM を USB ポート経由でコンピュータに接続できます。このポートは、ADS1285 の包括的な評価を目的とする設計を採用したソフトウェアとのインターフェイスとして機能します。

ユーザー ガイド: PDF | HTML
計算ツール

ANALOG-ENGINEER-CALC — アナログ技術者向けカリキュレータ

アナログ・エンジニア向けカリキュレータは、アナログ回路設計エンジニアが日常的に繰り返し行っている計算の多くを迅速化します。この PC ベース・ツールはグラフィカル・インターフェイスにより、帰還抵抗を使用したオペアンプのゲイン設定から、A/D コンバータ(ADC)のドライブ・バッファ回路の安定化に最適な部品の選択に至るまで、一般的に行われている各種計算のリストを表示します。スタンドアロン・ツールとして使用できるほか、『アナログ回路設計式一覧ポケット・ガイド』で説明されているコンセプトと組み合わせることもできます。
シミュレーション・ツール

PSPICE-FOR-TI — TI Design / シミュレーション・ツール向け PSpice®

PSpice® for TI は、各種アナログ回路の機能評価に役立つ、設計とシミュレーション向けの環境です。設計とシミュレーションに適したこのフル機能スイートは、Cadence® のアナログ分析エンジンを使用しています。PSpice for TI は無償で使用でき、アナログや電源に関する TI の製品ラインアップを対象とする、業界でも有数の大規模なモデル・ライブラリが付属しているほか、選択された一部のアナログ動作モデルも利用できます。

設計とシミュレーション向けの環境である PSpice for TI (...)
シミュレーション・ツール

TINA-TI — SPICE ベースのアナログ・シミュレーション・プログラム

TINA-TI は、DC 解析、過渡解析、周波数ドメイン解析など、SPICE の標準的な機能すべてを搭載しています。TINA には多彩な後処理機能があり、結果を必要なフォーマットにすることができます。仮想計測機能を使用すると、入力波形を選択し、回路ノードの電圧や波形を仮想的に測定することができます。TINA の回路キャプチャ機能は非常に直観的であり、「クイックスタート」を実現できます。

TINA-TI をインストールするには、約 500MB が必要です。インストールは簡単です。必要に応じてアンインストールも可能です。(そのようなことはないと思いますが)

TINA は DesignSoft (...)

ユーザー ガイド: PDF
英語版 (Rev.A): PDF
パッケージ ピン数 ダウンロード
VQFN (RHB) 32 オプションの表示

購入と品質

記載されている情報:
  • RoHS
  • REACH
  • デバイスのマーキング
  • リード端子の仕上げ / ボールの原材料
  • MSL 定格 / ピーク リフロー
  • MTBF/FIT 推定値
  • 材質成分
  • 認定試験結果
  • 継続的な信頼性モニタ試験結果
記載されている情報:
  • ファブの拠点
  • 組み立てを実施した拠点

推奨製品には、この TI 製品に関連するパラメータ、評価基板、またはリファレンス デザインが存在する可能性があります。

サポートとトレーニング

TI E2E™ フォーラムでは、TI のエンジニアからの技術サポートを提供

コンテンツは、TI 投稿者やコミュニティ投稿者によって「現状のまま」提供されるもので、TI による仕様の追加を意図するものではありません。使用条件をご確認ください。

TI 製品の品質、パッケージ、ご注文に関するお問い合わせは、TI サポートをご覧ください。​​​​​​​​​​​​​​

ビデオ