Altera FPGA 向けアナログ
テキサス・インスツルメンツは Altera® FPGA および CPLD に関するアナログ・ソリューションについて承認試験済みのたベンダです。 TI は Altera® と緊密な連携により、幅広いアプリケーションに対応する最適なパワー・マネージメント、クロック製品、データ・コンバータなどのアナログ・ソリューションを提供しています。
Analog for Altera® FPGAs(英語)
(PDF、3MB)
ダウンロード
JESD204B インターフェイス
![]() |
![]() |
![]() |
![]() |
![]() |
概要 |
ADC |
DAC |
クロック |
ツールとサポート |
A/D コンバータ(ADC)受賞実績を持つ TI の JESD204B インターフェイス対応高速 ADC は、低消費電力、高性能、広い帯域幅、シリアル化データを特長としています。 モバイル基地局、RF バックホール、レーダー、SIGINT、スペクトラム・アナライザなどの高性能アプリケーションで、マルチチャネル ADC の利点と、JESD204B のマルチチップ同期機能の活用が可能になります。 シリアル化インターフェイスにより、多くのアプリケーションで LVDS に比べてデジタル・レーン接続数が低減されるため、基板設計とレイアウトが簡素化されます。 |
JESD204B インターフェイス対応 ADC
型番 | チャネル | 分解能(ビット) | サンプル・レート | データシート | 評価モジュール | FPGA 相互運用性レポート |
---|---|---|---|---|---|---|
ADC3k ファミリ | 2/4 | 12/14 | 25 ~ 160MSPS | ![]() |
![]() |
|
ADS42JB46 | 2 | 14 | 160MSPS | ![]() |
![]() |
Altera レポートをダウンロード |
ADC16DX370 | 2 | 16 | 370MSPS | ![]() |
![]() |
|
ADS42JB49 | 2 | 14 | 250MSPS | ![]() |
![]() |
Altera レポートをダウンロード |
ADS42JB69 | 2 | 16 | 250MSPS | ![]() |
![]() |
Altera レポートをダウンロード |
ADC12J4000 | 1 | 12 | 4 GSPS | ![]() |
![]() |
JESD204 インターフェイス対応データ・コンバータとクロッキング IC
JESD204B インターフェイスのビデオ