Altera FPGA 向けアナログ
テキサス・インスツルメンツは Altera® FPGA および CPLD に関するアナログ・ソリューションについて承認試験済みのたベンダです。 TI は Altera® と緊密な連携により、幅広いアプリケーションに対応する最適なパワー・マネージメント、クロック製品、データ・コンバータなどのアナログ・ソリューションを提供しています。
Analog for Altera® FPGAs(英語)
(PDF、3MB)
ダウンロード
JESD204B インターフェイス
![]() |
![]() |
![]() |
![]() |
![]() |
概要 |
ADC |
DAC |
クロック |
ツールとサポート |
D/A コンバータ(DAC)受賞歴のある TI の JESD204B インターフェイスを採用した高速 DAC は、低消費電力、高性能、広帯域、シリアル化データを特長としており、次のようなアプリケーションに最適です。 モバイル基地局、RF バックホール、レーダー、SIGINT、信号発生器などの高性能アプリケーションで、マルチチャネル DAC の利点と、JESD204B のマルチチップ同期機能の活用が可能になります。 シリアル化インターフェイスにより、ほとんどのアプリケーションで LVDS に比べてデジタル・レーン接続数が低減されるため、基板設計とレイアウトが簡素化されます。 |
JESD204B インターフェイス対応 DAC
型番 | チャネル | 分解能(ビット) | 速度(GSPS) | データシート | 評価モジュール | 相互運用性レポート |
---|---|---|---|---|---|---|
DAC39J84 | 4 | 16 | 2.8 | ![]() |
![]() |
![]() |
DAC38J84 | 4 | 16 | 2.5 | ![]() |
![]() |
![]() |
DAC38J82 | 2 | 16 | 1.6 | ![]() |
![]() |
![]() |
DAC37J84 | 4 | 16 | 2.5 | ![]() |
![]() |
![]() |
DAC37J82 | 2 | 16 | 1.6 | ![]() |
![]() |
![]() |
JESD204 インターフェイス対応データ・コンバータとクロッキング IC
JESD204B インターフェイスのビデオ