トップ

製品の詳細

パラメータ

Arm CPU 1 ARM Cortex-A15 Arm MHz (Max.) 300 DSP 1 C66x DSP MHz (Max) 750 DRAM DDR3-1066, DDR3L-1066 Co-processor(s) 2 Dual ARM Cortex-M4 Hardware accelerators 2 Viterbi Decoder, 1 Audio Tracking Logic EMIF 1 32-bit CSI-2 2 DL Other on-chip memory 512 KB Ethernet MAC 10/100/1000, 2-port 1Gb switch Parallel video input ports 4 Display type 1 HDMI OUT, 2 LCD OUT Serial I/O CAN, I2C, SPI, UART, USB Storage interface 1x SDIO 4b, 1x SDIO 8b, 1x UHSI 4b, 1x eMMC 8b PCIe 2 PCIe Gen2 McASP 8 USB 1 USB3.0, 2 USB2.0 open-in-new その他の DRAx デジタル・コックピット SoC

特長

  • インフォテインメントのコプロセッサ用途、ハイブリッド・ラジオ、およびアンプ用途向けに設計されたアーキテクチャ
  • Arm® Cortex®-A15 マイクロプロセッサ・サブシステム
  • C66x 浮動小数点 VLIW DSP
    • C67x および C64x+ と完全にオブジェクト・コード互換
    • サイクルごとに最大 32 回の 16 × 16 ビット固定小数点乗算
  • 最大 512KB のオンチップ L3 RAM
  • レベル 3 (L3) とレベル 4 (L4) の相互接続
  • DDR3/DDR3L メモリ・インターフェイス (EMIF) モジュール
    • DDR-1333 (667MHz) までをサポート
    • 単一のチップ・セレクトで最大 2GB
  • デュアル Arm® Cortex®-M4 画像処理ユニット (IPU)
  • ディスプレイ・サブシステム
    • DMA エンジンを搭載し、最大 3 つのパイプラインを持つディスプレイ・コントローラ
    • HDMI™エンコーダ:HDMI 1.4a および DVI 1.0 準拠
  • ビデオ・プロセッシング・エンジン (VPE)
  • 1 つのビデオ入力ポート (VIP) モジュール
    • 最大 4 つの多重化された入力ポートをサポート
  • 汎用メモリ・コントローラ (GPMC)
  • 拡張ダイレクト・メモリ・アクセス (EDMA) コントローラ
  • 2 ポートのギガビット・イーサネット (GMAC)
    • 最大 2 つの外部ポート
  • 16 個の 32 ビット汎用タイマ
  • 32 ビット MPU ウォッチドッグ・タイマ
  • 6 つの高速 I2C (Inter-Integrated Circuit) ポート
  • HDQ™/1-Wire®インターフェイス
  • 10 個の構成可能な UART/IrDA/CIR モジュール
  • 4 つのマルチチャネル・シリアル・ペリフェラル・インターフェイス (McSPI)
  • クワッドSPIインターフェイス(QSPI)
  • メディア・ローカル・バス・サブシステム(MLBSS)
  • 8 つのマルチチャネル・オーディオ・シリアル・ポート (McASP) モジュール
  • SuperSpeed USB 3.0 デュアル・ロール・デバイス
  • High-Speed USB 2.0 デュアル・ロール・デバイス
  • High-Speed USB 2.0 On-The-Go
  • 4つのマルチメディア・カード/セキュア・デジタル/セキュア・デジタル入出力インターフェイス(MMC™/SD®/SDIO)
  • PCI Express® 3.0 サブシステム、2 本の 5Gbps レーンを搭載
    • 1 つの 2 レーン Gen2 準拠ポート
    • または 2 つの 1 レーン Gen2 準拠ポート
  • デュアル・コントローラ・エリア・ネットワーク (DCAN) モジュール
    • CAN 2.0B プロトコル
  • MIPI® CSI-2 カメラ・シリアル・インターフェイス
  • 最大 186 の汎用 I/O (GPIO) ピン
  • デバイスのセキュリティ機能
    • ハードウェア暗号化アクセラレータと DMA
    • ファイアウォール
    • JTAGロック
    • セキュア・キー
    • セキュアROMおよびブート
    • 顧客がプログラム可能なキー
  • 電源、リセット、クロック管理
  • CTools テクノロジによるオンチップ・デバッグ
  • 28nm CMOS テクノロジ
  • 17mm × 17mm、0.65mm ピッチの 538 ピン BGA (CBD)

All trademarks are the property of their respective owners.

open-in-new その他の DRAx デジタル・コックピット SoC

概要

DRA79xプロセッサは538ボール、17×17mm、0.65mmボール・ピッチ(信号には0.8mm間隔のルールを使用できます)で、Via Channel™ Array (VCA)テクノロジのボール・グリッド・アレイ(BGA)パッケージで供給されます。

このアーキテクチャは、コスト効率の優れたアプリケーションで車載用コプロセッサ、ハイブリッド・ラジオ、およびアンプを高い性能で同時に動作させるよう設計されており、DRA75x (「Jacinto 6 EP」および「Jacinto 6 Ex」)、DRA74x「Jacinto 6」、DRA72x「Jacinto 6 Eco」、およびDRA71x「Jacinto 6 Entry」ファミリのインフォテインメント・プロセッサからの完全な拡張性があります。

Neon™拡張機能を搭載したシングル・コアのArm Cortex-A15 RISC CPUと、TI C66x VLIW浮動小数点DSPコアにより、プログラムが可能です。Armプロセッサにより、開発者は制御機能と、DSPおよびコプロセッサ上でプログラムされる他のアルゴリズムとを分離して、システム・ソフトウェアの複雑性を低減できます。

さらに、TIはArmおよびDSP用に完全な開発ツールのセットを提供しており、Cコンパイラのほか、デバッグ・インターフェイスによってソースコードの実行を見通すことができます。

すべてのデバイスで、暗号化アクセラレーションが使用可能です。セキュアなブートのサポート、デバッグ・セキュリティ、信頼される実行環境のサポートなど、サポートされる他のセキュリティ機能はすべて、高セキュリティ(HS)デバイスで使用可能です。HSデバイスの詳細については、TI代理店にお問い合わせください。

DRA79x Jacinto 6 RSP (ラジオ・サウンド・プロセッサ)デバイス・ファミリは、AEC-Q100標準に従って認定済みです。

このデバイスは電源レール・マッピングが単純化されているため、PMIC ソリューションのコストを低減できます。

The DRA79x processor is offered in a 538-ball, 17×17-mm, 0.65-mm ball pitch (0.8mm spacing rules can be used on signals) with Via Channel™ Array (VCA) technology, ball grid array (BGA) package.

The architecture is designed to deliver high-performance concurrencies for automotive applications in a cost-effective solution, providing full scalability from the DRA75x ("Jacinto 6 EP" and "Jacinto 6 Ex"), DRA74x "Jacinto 6" and DRA72x "Jacinto 6 Eco" family of infotainment processors.

Programmability is provided by a single-core Arm Cortex-A15 RISC CPU with Neon extensions and a TI C66x VLIW floating-point DSP core. The Arm processor lets developers keep control functions separate from other algorithms programmed on the DSP and coprocessors, thus reducing the complexity of the system software.

Additionally, TI provides a complete set of development tools for the Arm, and DSP, including C compilers and a debugging interface for visibility into source code execution.

Cryptographic acceleration is available in all devices. All other supported security features, including support for secure boot, debug security and support for trusted execution environment are available on High-Security (HS) devices. For more information about HS devices, contact your TI representative.

The DRA79x Jacinto 6 Entry processor family is qualified according to the AEC-Q100 standard.

The device features are simplified power supply rail mapping which enables lower cost PMIC solutions.

open-in-new その他の DRAx デジタル・コックピット SoC
ダウンロード

More Information

Experimental samples are available  Request Now

技術資料

= TI が選択したこの製品の主要ドキュメント
結果が見つかりませんでした。検索条件をクリアして、もう一度検索を行ってください。 すべて表示 41
種類 タイトル 英語版のダウンロード 日付
* データシート DRA79x インフォテインメント・アプリケーション・プロセッサ データシート (Rev. E 翻訳版) 最新の英語版をダウンロード (Rev.F) 2019年 8月 12日
* エラッタ DRA79x Silicon Errata - NDA 2016年 12月 12日
アプリケーション・ノート AM57x, DRA7x, and TDA2x EMIF Tools 2020年 1月 6日
アプリケーション・ノート Integrating New Cameras With Video Input Port on DRA7xx SoCs 2019年 6月 11日
ユーザー・ガイド DRA79x J6 RSP - SoC for Automotive Infotainment Technical Reference Manual 2019年 5月 21日
ユーザー・ガイド DRA79x EVM CPU Board User's Guide 2019年 3月 11日
アプリケーション・ノート Achieving Early CAN Response on DRA7xx Devices 2018年 11月 28日
アプリケーション・ノート DRA74x_75x/DRA72x Performance 2018年 10月 31日
アプリケーション・ノート Audio Post Processing Engine on DRA7x Family of Devices 2018年 9月 14日
アプリケーション・ノート The Implementation of YUV422 Output for SRV 2018年 8月 2日
アプリケーション・ノート MMC DLL Tuning 2018年 7月 31日
アプリケーション・ノート Integrating AUTOSAR on TI SoC: Fundamentals 2018年 6月 18日
アプリケーション・ノート ECC/EDC on TDAxx 2018年 6月 13日
アプリケーション・ノート Tools and Techniques to Root Case Failures in Video Capture Subsystem 2018年 6月 12日
アプリケーション・ノート Sharing VPE Between VISIONSDK and PSDKLA 2018年 5月 4日
技術記事 Smart sensors are going to change how you drive (because eventually, you won’t) 2018年 4月 25日
アプリケーション・ノート Android Boot Optimization for IVI Systems 2018年 2月 13日
技術記事 AI in Automotive: Practical deep learning 2018年 2月 8日
技術記事 How to maintain automotive front camera thermal performance on a hot summer day 2018年 2月 2日
技術記事 Development platforms pave the way to production systems for ADAS 2018年 1月 19日
アプリケーション・ノート Using Peripheral Boot and DFU for Rapid Development on Jacinto 6 Devices 2017年 11月 30日
アプリケーション・ノート Jacinto6 Spread Spectrum Clocking Configuration 2017年 11月 27日
アプリケーション・ノート Optimizing DRA7xx and TDA2xx Processors for use with Video Display SERDES 2017年 11月 7日
アプリケーション・ノート A Guide to Debugging With CCS on the DRA75x, DRA74x, TDA2x and TDA3x Family of D 2017年 11月 3日
アプリケーション・ノート Optimization of GPU-Based Surround View on TI’s TDA2x SoC 2017年 9月 12日
アプリケーション・ノート Using DSS Write-Back Pipeline for RGB-to-YUV Conversion on DRA7xx Devices 2017年 8月 14日
アプリケーション・ノート Software Guidelines to EMIF/DDR3 Configuration on DRA7xx Devices 2017年 7月 12日
アプリケーション・ノート Linux Boot Time Optimizations on DRA7xx Devices 2017年 3月 31日
アプリケーション・ノート Interfacing DRA75x and DRA74x Audio to Analog Codecs 2017年 2月 17日
アプリケーション・ノート Early Splash Screen on DRA7x Devices 2017年 1月 31日
アプリケーション・ノート Quality of Service (QoS) Knobs for DRA74x, DRA75x & TDA2x Family of Devices 2016年 12月 15日
アプリケーション・ノート Gstreamer Migration Guidelines 2016年 4月 26日
ユーザー・ガイド Jacinto6 Android Video Encoder 2016年 4月 21日
ユーザー・ガイド Jacinto6 Android Video Software Design Specification User's Guide 2016年 4月 21日
アプリケーション・ノート Flashing Binaries to DRA7xx Factory Boards Using DFU 2016年 4月 14日
アプリケーション・ノート Tools and Techniques for Audio Debugging 2016年 4月 13日
アプリケーション・ノート Debugging Tools and Techniques With IPC3.x 2016年 3月 30日
アプリケーション・ノート Modifying Memory Usage for IPUMM Apps Loaded Using IPC 3.x for DRA7xx 2016年 1月 15日
ホワイト・ペーパー Informational ADAS as Software Upgrade to Today’s Infotainment Systems 2014年 10月 14日
アプリケーション・ノート Guide to fix Perf Issues Using QoS Knobs for DRA74x, DRA75x, TDA2x & TD3x Device 2014年 8月 13日
ホワイト・ペーパー Today’s high-end infotainment soon becoming mainstream 2014年 6月 2日

設計と開発

追加の事項や他のリソースを参照するには、以下のタイトルをクリックすると、詳細ページを表示できます。

ハードウェア開発

評価基板 ダウンロード
document-generic ユーザー・ガイド
概要

The Jacinto™ DRA79x evaluation module designed to speed up development efforts and reduce time-to-market for applications such as infotainment, reconfigurable digital cluster, or integrated digital cockpit. To allow scalability and reuse across Jacinto DRA79x Infotainment SoCs, the EVM is (...)

特長

Hardware

Software

Connectivity

  • DRA79x Processor
  • 2GB DDR3L
  • LP8733/LP8732 Power Management ICs
  • 4 GB eMMC
  • 10.1" 1280X800 Capacitive Touch Screen LCD option
  • JAMR3 tuner board

 

  • Linux
  • Android
  • StarterWare
  • Gigabit Ethernet (2)
  • PCIe
  • e/mSATA
  • Micro SD Card
  • Micro USB 2.0
  • USB 3.0
  • HDMI
  • Audio in/out
  • WiLink8 Q (Connector

ソフトウェア開発

ソフトウェア開発キット (SDK) ダウンロード
DRA7x Jacinto プロセッサ向けプロセッサ・ソフトウェア開発キット(SDK):Linux、Android、RTOS
PROCESSOR-SDK-DRA7X プロセッサ SDK Linux Automotive

プロセッサ SDK Linux Automotive は、インフォテインメント SoC で構成された TI の Jacinto™ DRAx (...)

特長
プロセッサ SDK Linux Automotive の特長
  • Open Linux のサポート
  • Linux のカーネルとブートローダ
  • ファイル・システム
  • Qt/Webkit アプリケーション・フレームワーク
  • 3D グラフィックスのサポート
  • 2D グラフィックスのサポート
  • 統合型の WLAN と Bluetooth® のサポート
  • GUI ベースのアプリケーション・ランチャー
  • 以下を含むサンプル・アプリケーション:
    • ARM ベンチマーク:Dhrystone、Linpack、Whetstone
    • Webkit Web ブラウザ
    • Soft Wifi アクセス・ポイント
    • 暗号化:AES、3DES、MD5、SHA
    • マルチメディア:GStreamer/FFMPEG
    • プログラマブル・リアルタイム・ユニット(PRU)
  • フラッシュ・ツールと Pin Mux Utility を含むホスト・ツール
  • Linux 開発向け Code Composer Studio™ IDE
  • 技術資料
プロセッサ SDK Android Automotive の特長
  • Android のサポート
  • Linux のカーネルとブートローダ
  • ファイル・システム
  • 3D グラフィックスのサポート
  • 2D グラフィックスのサポート
  • 統合型の WLAN と Bluetooth のサポート
  • Fastboot フラッシュ書き込みのサポート
  • HS デバイス上で Android 検証型ブートをサポート
  • (...)
デバッグ・プローブ ダウンロード
XDS110 JTAG デバッグ・プローブ
TMDSEMU110-U The Texas Instruments XDS110 is a new class of debug probe (emulator) for TI embedded processors. The XDS110 replaces the XDS100 family while supporting a wider variety of standards (IEEE1149.1, IEEE1149.7, SWD) in a single pod. Also, all XDS debug probes support Core and System Trace in all ARM and (...)
99
特長

The XDS110 is the latest entry level debug probe (emulators) for TI embedded processors. Designed to be a complete solution that delivers JTAG and SWD connectivity at a low cost, the XDS110 is the debug probe of choice for entry-level debugging of TI microcontrollers, processors and SimpleLink (...)

設計ツールとシミュレーション

シミュレーション・モデル ダウンロード
SPRM695A.ZIP (15 KB) - BSDL Model
シミュレーション・モデル ダウンロード
SPRM696.ZIP (2 KB) - Thermal Model
シミュレーション・モデル ダウンロード
SPRM697.ZIP (9618 KB) - IBIS Model
計算ツール ダウンロード
Clock Tree Tool for Sitara™ ARM® Processors
CLOCKTREETOOL The Clock Tree Tool (CTT) for Sitara™ ARM®, Automotive, and Digital Signal Processors is an interactive clock tree configuration software that provides information about the clocks and modules in these TI devices. It allows the user to:
  • Visualize the device clock tree
  • Interact with clock tree elements (...)
document-generic ユーザー・ガイド

CAD/CAE シンボル

パッケージ ピン数 ダウンロード
FCBGA (CBD) 538 オプションの表示

購入と品質

おすすめの製品には、この TI 製品に関連するパラメータ、評価モジュール、またはリファレンス・デザインが含まれている場合があります。

サポートとトレーニング

TI E2E™ Forums (英語) では、TI のエンジニアからの技術サポートが活用できます

コンテンツは、TI 投稿者やコミュニティ投稿者によって「現状のまま」提供されるもので、TI による仕様の追加を意図するものではありません。使用条件をご確認ください

TI 製品の品質、パッケージ、ご注文に関する質問は、TI サポートのページをご覧ください。

トレーニング・シリーズ

TI のトレーニングとビデオをすべて表示

ビデオ

関連ビデオ