3 ステート出力 CMOS ロジック・レベル・シフタ付き、単電源 4 バッファ・ゲート




Technology Family LV-A Applications SPI Bits (#) 4 Vout (Min) (V) 1.65 Vout (Max) (V) 5.5 IOH (Max) (mA) -16 IOL (Max) (mA) 16 Rating Catalog open-in-new その他の 固定方向電圧レベル・シフタ


TSSOP (PW) 14 32 mm² 5 x 6.4 VQFN (RGY) 14 12 mm² 3.5 x 3.5 open-in-new その他の 固定方向電圧レベル・シフタ


  • Single-Supply Voltage Translator at
    5.0-V, 3.3-V, 2.5-V, and 1.8-V VCC
  • Operating Range of 1.8 V to 5.5 V
  • Up Translation
    • 1.2 V(1) to 1.8 V at 1.8-V VCC
    • 1.5 V(1) to 2.5 V at 2.5-V VCC
    • 1.8 V(1) to 3.3 V at 3.3-V VCC
    • 3.3 V to 5.0 V at 5.0-V VCC
  • Down Translation
    • 3.3 V to 1.8 V at 1.8-V VCC
    • 3.3 V to 2.5 V at 2.5-V VCC
    • 5.0 V to 3.3 V at 3.3-V VCC
  • Logic Output is Referenced to VCC
  • Characterized up to 50 MHz at 3.3-V VCC
  • 5.5 V Tolerance on Input Pins
  • –40°C to 125°C Operating Temperature Range
  • Pb-Free Packages Available: SC-70 (RGY)
    • 3.5 × 3.5 × 1 mm
  • Latch-Up Performance Exceeds 250 mA Per
    JESD 17
  • ESD Performance Tested Per JESD 22
    • 2000-V Human-Body Model (A114-B, Class II)
    • 200-V Machine Model (A115-A)
    • 1000-V Charged-Device Model (C101)
  • Supports Standard Logic Pinouts
  • CMOS Output B Compatible with AUP125, LVC125 Refer the VIH/VIL and output drive for lower VCC condition.
open-in-new その他の 固定方向電圧レベル・シフタ


SN74LV4T125 is a low-voltage CMOS buffer gate that operates at a wider voltage range for portable, telecom, industrial, and automotive applications. The output level is referenced to the supply voltage and is able to support 1.8-V, 2.5-V, 3.3-V, and 5-V CMOS levels.

The input is designed with a lower threshold circuit to match 1.8-V input logic at VCC = 3.3 V and can be used in 1.8 V to 3.3 V level-up translation. In addition, the 5-V tolerant input pins enable down translation (for example, 3.3 V to 2.5 V output at VCC = 2.5 V). The wide VCC range of 1.8 V to 5.5 V allows the generation of desired output levels to connect to controllers or processors.

The SN74LV4T125 device is designed with current-drive capability of 8 mA to reduce line reflections, overshoot, and undershoot caused by high-drive outputs.

open-in-new その他の 固定方向電圧レベル・シフタ


star = TI が選択したこの製品の主要ドキュメント
すべて表示 7
種類 タイトル 英語版のダウンロード 日付
* データシート SN74LV4T125 Single Power Supply Quadruple Buffer Translator GATE With 3-State Output CMOS Logic Level Shifter データシート (Rev. B) 2014年 9月 19日
セレクション・ガイド Voltage Translation Buying Guide (Rev. A) 2021年 4月 15日
セレクション・ガイド Logic Guide (Rev. AB) 2017年 6月 12日
アプリケーション・ノート Voltage Translation Between 3.3-V, 2.5-V, 1.8-V, and 1.5-V Logic Standards (Rev. B) 2015年 4月 30日
技術記事 Replacing multiple devices with one? That’s good logic. 2015年 1月 16日
セレクション・ガイド ロジック・ガイド (Rev. AA 翻訳版) 最新の英語版をダウンロード (Rev.AB) 2014年 11月 6日
アプリケーション・ノート Selecting the Right Level Translation Solution (Rev. A) 2004年 6月 22日




評価ボード ダウンロード
document-generic ユーザー・ガイド
This EVM is designed to support any logic device that has a D, DW, DB, NS, PW, P, N, or DGV package in a 14 to 24 pin count.
  • Board design allows for versatility in evaluation
  • Supports a wide-range of logic devices
評価ボード ダウンロード
document-generic ユーザー・ガイド
Flexible EVM designed to support any logic or translation device that has a BQA, BQB, RGY (14-24 pin), RSV, RJW, or RHL package.
  • Board design allows for versatility in evaluation
  • Supports a wide-range of logic and translation devices with included dual supply support
  • Board has 9 sections that can be broken apart for a smaller form factor


シミュレーション・モデル ダウンロード
SCLM112.ZIP (50 KB) - IBIS Model


リファレンス・デザイン ダウンロード
EEPROM プログラミング・ツールのリファレンス・デザイン
TIDA-01373 — The TIDA-01373 is a reference hardware and software example of a scalable programming tool for the DRV10983, DRV10975, DRV10983-Q1, and DRV10987 integrated BLDC motor drivers. These devices feature configurable EEPROM registers that need to be set to motor-specific parameters. This reference design (...)
document-generic 回路 document-generic ユーザー・ガイド
リファレンス・デザイン ダウンロード
TIDA-01370 — このリファレンス・デザインは、光学式ロータリー・インクリメンタル・エンコーダを使用して閉ループ・フィードバックを取得する状況で、DRV8880 が駆動するステッパ・モーターの停止検出に使用できます。このリファレンス・デザインは、閉ループ・アルゴリズムを使用して停止を検出する方法を提示します。
document-generic 回路

CAD/CAE シンボル

パッケージ ピン数 ダウンロード
TSSOP (PW) 14 オプションの表示
VQFN (RGY) 14 オプションの表示


  • RoHS
  • デバイスのマーキング
  • リード端子の仕上げ / ボールの原材料
  • MSL rating/ リフローピーク温度
  • MTBF/FIT の推定値
  • 原材料組成
  • 認定試験結果
  • 継続的な信頼性モニタ試験結果


TI E2E™ Forums (英語) では、TI のエンジニアからの技術サポートが活用できます

コンテンツは、TI 投稿者やコミュニティ投稿者によって「現状のまま」提供されるもので、TI による仕様の追加を意図するものではありません。使用条件をご確認ください

TI 製品の品質、パッケージ、ご注文に関する質問は、TI サポートのページをご覧ください。


TI のトレーニングとビデオをすべて表示