ホーム インターフェイス イーサネット IC イーサネット・リタイマ、リドライバ、マルチプレクサ、バッファ

SN65LVCP1414

アクティブ

14.2Gbps、クワッドチャネル、デュアル・モード・リニア・イコライザ

製品詳細

Type Redriver Number of channels 4 Input compatibility CML Speed (max) (Gbps) 14.2 Protocols 10G-KR, 10G-SR/LR, CPRI, Fibre Channel, OBSAI, SAS, SATA Operating temperature range (°C) -40 to 85
Type Redriver Number of channels 4 Input compatibility CML Speed (max) (Gbps) 14.2 Protocols 10G-KR, 10G-SR/LR, CPRI, Fibre Channel, OBSAI, SAS, SATA Operating temperature range (°C) -40 to 85
WQFN (RLJ) 38 35 mm² 7 x 5
  • Quad Channel, Uni-Directional, Multi-Rate,
    Dual-Mode Linear Equalizer with Operation up
    to 14.2Gbps Serial Data Rate for Backplane and
    Cable Interconnects
  • Linear Equalization Increases Link Margin for
    Systems Implementing Decision Feedback
    Equalizers (DFE)
  • 17dB Analog Equalization at 7.1GHz with 1dB Step
    Control for Backplane Mode or Cable Mode
  • Output Linear Dynamic Range: 1200mV
  • Bandwidth: >20GHz – Typical
  • Better than 15dB Return Loss at 7.1GHz
  • Supports Out-of-Band (OOB) Signaling
  • Low Power, Typically 80mW per Channel at 2.5V VCC
  • 38-Terminal QFN (Quad Flatpack, No-Lead)
    5 mm × 7 mm × 0.75 mm, 0.5 mm Terminal Pitch
  • Excellent Impedance Matching to 100Ω Differential PCB
    Transmission Lines
  • GPIO or I2C Control
  • 2.5V and 3.3V±5% Single Power Supply
  • 2kV ESD (HBM)
  • Flow-Through Pin-Out Provides Ease of Routing
  • Small Package Size Saves Board Space
  • Low Power
  • Quad Channel, Uni-Directional, Multi-Rate,
    Dual-Mode Linear Equalizer with Operation up
    to 14.2Gbps Serial Data Rate for Backplane and
    Cable Interconnects
  • Linear Equalization Increases Link Margin for
    Systems Implementing Decision Feedback
    Equalizers (DFE)
  • 17dB Analog Equalization at 7.1GHz with 1dB Step
    Control for Backplane Mode or Cable Mode
  • Output Linear Dynamic Range: 1200mV
  • Bandwidth: >20GHz – Typical
  • Better than 15dB Return Loss at 7.1GHz
  • Supports Out-of-Band (OOB) Signaling
  • Low Power, Typically 80mW per Channel at 2.5V VCC
  • 38-Terminal QFN (Quad Flatpack, No-Lead)
    5 mm × 7 mm × 0.75 mm, 0.5 mm Terminal Pitch
  • Excellent Impedance Matching to 100Ω Differential PCB
    Transmission Lines
  • GPIO or I2C Control
  • 2.5V and 3.3V±5% Single Power Supply
  • 2kV ESD (HBM)
  • Flow-Through Pin-Out Provides Ease of Routing
  • Small Package Size Saves Board Space
  • Low Power

The SN65LVCP1414 is an asynchronous, protocol-agnostic, low latency, four-channel linear equalizer optimized for use up to 14.2Gbps and compensates for losses in backplane or active cable applications. The architecture of the SN65LVCP1414 is designed to work with an ASIC or FPGA with digital equalization employing Decision Feedback Equalizers (DFE). The SN65LVCP1414 linear equalizer preserves the shape of the transmitted signal ensuring optimum DFE performance. The SN65LVCP1414 provides a low power solution while at the same time extending the effectiveness of DFE.

The SN65LVCP1414 is configurable via I2C or GPIO interface. Using the I2C interface of the SN65LVCP1414 enables the user to control independently the Equalization, Path Gain, and Output Dynamic Range for each individual channel. In GPIO mode, Equalization, Path Gain, and Output Dynamic Range can be set for all channels using the GPIO Input pins.

The SN65LVCP1414 outputs can be disabled independently via I2C.

The SN65LVCP1414 operates from a single 2.5V or 3.3V power supply.

The package for the SN65LVCP1414 is a 38 pin 5-mm × 7-mm × 0.75-mm QFN (Quad Flat-pack No-lead) lead-free package with 0.5mm pitch and is characterized for operation from –40°C to 85°C.

The SN65LVCP1414 is an asynchronous, protocol-agnostic, low latency, four-channel linear equalizer optimized for use up to 14.2Gbps and compensates for losses in backplane or active cable applications. The architecture of the SN65LVCP1414 is designed to work with an ASIC or FPGA with digital equalization employing Decision Feedback Equalizers (DFE). The SN65LVCP1414 linear equalizer preserves the shape of the transmitted signal ensuring optimum DFE performance. The SN65LVCP1414 provides a low power solution while at the same time extending the effectiveness of DFE.

The SN65LVCP1414 is configurable via I2C or GPIO interface. Using the I2C interface of the SN65LVCP1414 enables the user to control independently the Equalization, Path Gain, and Output Dynamic Range for each individual channel. In GPIO mode, Equalization, Path Gain, and Output Dynamic Range can be set for all channels using the GPIO Input pins.

The SN65LVCP1414 outputs can be disabled independently via I2C.

The SN65LVCP1414 operates from a single 2.5V or 3.3V power supply.

The package for the SN65LVCP1414 is a 38 pin 5-mm × 7-mm × 0.75-mm QFN (Quad Flat-pack No-lead) lead-free package with 0.5mm pitch and is characterized for operation from –40°C to 85°C.

ダウンロード 字幕付きのビデオを表示 ビデオ

技術資料

star =TI が選定したこの製品の主要ドキュメント
結果が見つかりませんでした。検索条件をクリアしてから、再度検索を試してください。
4 をすべて表示
種類 タイトル 最新の英語版をダウンロード 日付
* データシート 14.2-Gbps Quad Channel, Dual Mode Linear Equalizer データシート (Rev. A) 2014年 1月 17日
アプリケーション・ノート The Benefits of Using Linear Equalization in Backplane and Cable Applications 2013年 1月 31日
EVM ユーザー ガイド (英語) SN65LVCP1414 EVM User's Guide 2012年 7月 2日
ユーザー・ガイド SN65LVCP1414 Graphical User Interface Guide 2012年 7月 2日

設計と開発

デスクトップにある「Design & development」 (設計と開発) セクションをご覧ください。

購入と品質

記載されている情報:
  • RoHS
  • REACH
  • デバイスのマーキング
  • リード端子の仕上げ / ボールの原材料
  • MSL 定格 / ピーク リフロー
  • MTBF/FIT 推定値
  • 材質成分
  • 認定試験結果
  • 継続的な信頼性モニタ試験結果
記載されている情報:
  • ファブの拠点
  • 組み立てを実施した拠点

推奨製品には、この TI 製品に関連するパラメータ、評価基板、またはリファレンス デザインが存在する可能性があります。

サポートとトレーニング

TI E2E™ フォーラムでは、TI のエンジニアからの技術サポートを提供

コンテンツは、TI 投稿者やコミュニティ投稿者によって「現状のまま」提供されるもので、TI による仕様の追加を意図するものではありません。使用条件をご確認ください。

TI 製品の品質、パッケージ、ご注文に関するお問い合わせは、TI サポートをご覧ください。​​​​​​​​​​​​​​

ビデオ