トップ

製品の詳細

パラメータ

Resolution (Bits) 16 Number of input channels 8 Sample rate (Max) (kSPS) 500 Interface SPI Architecture SAR Input type Single-Ended Multi-channel configuration Multiplexed Rating Catalog Reference mode Ext, Int Input range (Max) (V) 10.24 Input range (Min) (V) -10.24 Features Daisy-Chainable, Oscillator, Over-Voltage Protection, PGA Operating temperature range (C) -40 to 125 Power consumption (Typ) (mW) 65 Analog voltage AVDD (Min) (V) 4.75 SNR (dB) 92 Analog voltage AVDD (Max) (V) 5.25 INL (Max) (+/-LSB) 2 Digital supply (Min) (V) 1.65 Digital supply (Max) (V) 5.25 Approx. price (US$) 7.44 | 1ku open-in-new その他の 高精度 ADCs (<=10MSPS)

パッケージ|ピン|サイズ

TSSOP (DBT) 38 62 mm² 9.7 x 6.4 open-in-new その他の 高精度 ADCs (<=10MSPS)

特長

  • 16-Bit ADC with Integrated Analog Front-End
  • 4-, 8-Channel MUX with Auto and Manual Scan
  • Channel-Independent Programmable Input Ranges:
    • Bipolar: ±10.24 V, ±5.12 V, and ±2.56 V
    • Unipolar: 10.24 V, 5.12 V
  • 5-V Analog Supply: 1.65-V to 5-V I/O Supply
  • Constant Resistive Input Impedance: 1 MΩ
  • Input Overvoltage Protection: Up to ±20 V
  • On-Chip, 4.096-V Reference with Low Drift
  • Excellent Performance:
    • 500-kSPS Aggregate Throughput
    • DNL: ±0.5 LSB; INL: ±0.75 LSB
    • Low Drift for Gain Error and Offset
    • SNR: 92 dB; THD: –102 dB
    • Low Power: 65 mW
  • AUX Input → Direct Connection to ADC Inputs
  • SPI™-Compatible Interface with Daisy-Chain
  • –40°C to 125°C Industrial Temperature Range
  • TSSOP-38 Package (9.7 mm × 4.4 mm)
open-in-new その他の 高精度 ADCs (<=10MSPS)

概要

The ADS8684 and ADS8688 are 4- and 8-channel, integrated data acquisition systems based on a 16-bit successive approximation (SAR) analog-to-digital converter (ADC), operating at a throughput of 500 kSPS. The devices feature integrated analog front-end circuitry for each input channel with overvoltage protection up to ±20 V, a 4- or 8-channel multiplexer with automatic and manual scanning modes, and an on-chip, 4.096-V reference with low temperature drift. Operating on a single 5-V analog supply, each input channel on the devices can support true bipolar input ranges of ±10.24 V, ±5.12 V, and ±2.56 V, as well as unipolar input ranges of 0 V to 10.24 V and 0 V to 5.12 V. The gain of the analog front-end for all input ranges is accurately trimmed to ensure a high dc precision. The input range selection is software-programmable and independent for each channel. The devices offer a 1-MΩ constant resistive input impedance irrespective of the selected input range.

The ADS8684 and ADS8688 offer a simple SPI-compatible serial interface to the digital host and also support daisy-chaining of multiple devices. The digital supply operates from 1.65 V to 5.25 V, enabling direct interface to a wide range of host controllers.

open-in-new その他の 高精度 ADCs (<=10MSPS)
ダウンロード

技術資料

= 主要な資料
結果が見つかりませんでした。検索条件をクリアして、もう一度検索を行ってください。 すべて表示 20
種類 タイトル 英語版のダウンロード 日付
* データシート ADS868x 16-Bit, 500-kSPS, 4- and 8-Channel, Single-Supply, SAR ADCs with Bipolar Input Ranges データシート 2015年 4月 21日
アプリケーション・ノート Input protection high-voltage ADS circuit with TVS 2019年 6月 26日
アプリケーション・ノート ゲインとドリフト誤差に対して外部 RC フィルタが及ぼす影響の低減 (Rev. A 翻訳版) 英語版をダウンロード (Rev.A) 2019年 6月 24日
アプリケーション・ノート 統合型アナログ・フロントエンド(AFE)SAR ADC の入力電圧範囲を拡大する回路 (Rev. A 翻訳版) 英語版をダウンロード (Rev.A) 2018年 11月 30日
アプリケーション・ノート Gain Error and Drift of High Voltage ADC with External Resistor 2018年 11月 9日
技術記事 Improving sensor DAQ performance using the PRU-ICSS for grid protection and control 2018年 10月 9日
技術記事 Interfacing multiple ADCs to a single processor for grid protection and control 2018年 9月 13日
技術記事 Analog interfacing for grid infrastructure with Sitara processors 2018年 2月 15日
セレクション・ガイド 高精度データ・コンバータ・セレクション・ガイド (Rev. A 翻訳版) 最新の英語版をダウンロード (Rev.B) 2017年 9月 21日
セレクション・ガイド TI Components for Aerospace and Defense Guide 2017年 3月 22日
ホワイト・ペーパー Voltage-reference impact on total harmonic distortion 2016年 8月 1日
その他の技術資料 SAR ADCs for PLC Applications 2016年 2月 11日
ユーザー・ガイド ADS86xxEVM-PDK Evaluation Module 2015年 7月 17日
技術記事 Smart power for smart cities: why time synchronization is essential – part 2 2015年 5月 14日
ユーザー・ガイド ADS8688EVM-PDK Evaluation Module 2014年 12月 3日
ユーザー・ガイド ADS868x/ADS867x/ADS866x EVM User Guide 2014年 8月 7日
アプリケーション・ノート 高速データ変換 英語版をダウンロード 2009年 12月 11日
アプリケーション・ノート データ収集と A/D 変換の原理 最新の英語版をダウンロード (Rev.A) 2009年 8月 5日
アプリケーション・ノート データ・コンバータのドリフトに関する設計者の必須知識: 最悪劣化度の構成要素を理解して仕様の条件を減らす 英語版をダウンロード 2009年 4月 22日
アプリケーション・ノート アナログ・デジタルの仕様とパフォーマンス特性の用語集 (Rev. A 翻訳版) 最新の英語版をダウンロード (Rev.B) 2008年 1月 18日

設計と開発

追加の事項や他のリソースを参照するには、以下のタイトルをクリックすると、詳細ページを表示できます。

ハードウェア開発

評価基板 ダウンロード
概要

ADC-INPUT-CALC は A/D コンバータ(ADC)に対する入力バッファの設計をサポートするオンライン・ツールです。ADC 入力の駆動に使用可能な 24 種類のオペアンプ・ベース・バッファ回路を用意しています。使用可能なトポロジーは差動、シングルエンド、トランス結合型入力です。AC 結合型と DC 結合型の設計、単一電源とデュアル電源トポロジーをサポートしています。Beginner モードと Expert モードの 2 つのモードを提供しています。Beginner モードでは質問に対する答えが用意されています。さらに、ソリューションの回路図が表示されます。場合によってはソリューションのオプション・バージョンが複数表示されます。Expert モードでは使用可能な 24 ソリューションすべてがブロック図の形で表示されます。希望のトポロジーをクリックするだけで、ソリューションの回路図にジャンプできます。この回路図には設計の主要な特長の概要が記載されています。場合によっては別のビルトイン・ユーティリティへのリンクも表示され、コンポーネント選択をさらに調整することが可能です。

評価基板 ダウンロード
document-generic ユーザー・ガイド
$299.00
概要

The ADS8688EVM-PDK is a platform for evaluation of the ADS8688 Analog to Digital Converter (ADC). The ADS8688 is an 8-channel integrated data acquisition system based on a 16-Bit SAR ADC.

特長
  • Includes support circuitry as a design example to match ADC performance.
  • Serial interface header for easy connection to SDCC Controller Card.
  • Integrated 4.096V voltage reference.
  • Bipolar (±10.24 V, ±5,12 V, ±2.56 V ) or unipolar (0 to 10.24V, 0 to 5.12V) input ranges for each channel.
  • Onboard 2nd Order (...)

ソフトウェア開発

ドライバとライブラリ ダウンロード
ADS8688 向け Linux ドライバ
ADS8688SW-LINUX The Linux driver supports the ADS868x 16-Bit, 500-kSPS, 4- and 8-Channel, Single-Supply, SAR ADCs with Bipolar Input Ranges. The Linux driver supports communication through the SPI bus and interfaces with the IIO sub-system.

 

Linux Mainline Status

Available in Linux Main line: Yes
Available through (...)

サポート・ソフトウェア ダウンロード
SBAC131.ZIP (167562 KB)

設計ツールとシミュレーション

シミュレーション・モデル ダウンロード
SBAM199.ZIP (37 KB) - IBIS Model
シミュレーション・モデル ダウンロード
SBAM201.ZIP (1597 KB) - TINA-TI Reference Design
シミュレーション・ツール ダウンロード 計算ツール ダウンロード
アナログ技術者向けカリキュレータ
ANALOG-ENGINEER-CALC — アナログ・エンジニア向けカリキュレータは、アナログ回路設計エンジニアが日常的に繰り返し行っている計算の多くを迅速化します。この PC ベース・ツールはグラフィカル・インターフェイスにより、帰還抵抗を使用したオペアンプのゲイン設定から、A/D コンバータ(ADC)のドライブ・バッファ回路の安定化に最適な部品の選択に至るまで、一般的に行われている各種計算のリストを表示します。スタンドアロン・ツールとして使用できるほか、『アナログ回路設計式一覧ポケット・ガイド』で説明されているコンセプトと組み合わせることもできます。
特長
  • A/D コンバータ(ADC)と D/A コンバータ(DAC)の回路設計を迅速化
    • ノイズの計算
    • 一般的な単位変換
  • アンプ回路設計の一般的な問題を解決
    • 標準的な抵抗を使用してゲインを選択
    • フィルタの構成
    • 一般的なアンプ構成の総ノイズ
  • PCB 寄生成分の計算(R、L、C など)
  • 一般的なセンサのセンサ出力値の算定(RTD、熱電対など)
  • 受動回路の一般的な問題を解決(受動部品を使用する電圧デバイダなど)
ガーバー・ファイル ダウンロード
SBAC224.ZIP (59 KB)

リファレンス・デザイン

リファレンス・デザイン ダウンロード
High accuracy analog input module reference design with 16-bit 1-MSPS dual simultaneous-sampling ADC
TIDA-01576 — This reference design accurately measures 16-channel AC voltage and current inputs using a precision 16-bit SAR ADC over a wide input range. This range covers protection and measurement requirements (including sampling requirements as per IEC 61850-9-2), which simplifies system design and improves (...)
document-generic 回路 document-generic ユーザー・ガイド document-generic 英語版をダウンロード (Rev.A)
リファレンス・デザイン ダウンロード
複数の ADC を使用する同時コヒーレント DAQ 向けのフレキシブルなインターフェイス(PRU-ICSS)のリファレンス・デザイン
TIDA-01555 — This reference design showcases an interface implementation for connecting multiple high voltage bipolar input, 8-channel, mux-input SAR ADCs (6) with the Sitara Arm processors for expanding the number of input channels using Programmable Real-time Unit (PRU-ICSS). ADCs are configured for (...)
document-generic 回路 document-generic ユーザー・ガイド document-generic 英語版をダウンロード (Rev.A)
リファレンス・デザイン ダウンロード
16 ビット ADC とデジタル・アイソレータを使用する絶縁型、高精度アナログ入力モジュールのリファレンス・デザイン
TIDA-01214 — This reference design provides accurate measurements of AC voltage and current inputs using a precision 16-bit SAR ADC over a wide input range, covering protection and measurement range (including sampling requirements of IEC 61850-9-2), simplifying system design and improving trip time performance (...)
document-generic 回路 document-generic ユーザー・ガイド document-generic 英語版をダウンロード (Rev.A)
リファレンス・デザイン ダウンロード
アナログ・フロント・エンド、マージング・ユニット用、および、マルチ・ファンクション保護リレー、リファレンス・デザイン
TIDA-00307 このソリューションは、電流や電圧用に複数の測定チャネルが必要となるマージング・ユニットのフロント・エンド・ニーズに対応します。モジュール形式で実装されているため、チャネルを簡単に拡張すると同時に、TI の逐次比較型レジスタ(SAR)を使用した A/D コンバータ内の SPI デイジーチェーン機能を使用することで、プロセッサへのコネクティビティを最小限に抑えることができます。また、AFE に各チャネルのフロント・エンド回路だけでなく、低温度ドリフトのリファレンス電圧も統合されているため、コンパクトな設計となります。
document-generic 回路 document-generic ユーザー・ガイド
リファレンス・デザイン ダウンロード
電圧および電流(電源)測定 AFE、SRA ADC への mV 出力センサ・インターフェイス用、リファレンス・デザイン
TIDA-00493 The TIDA-00493 TI design is a fixed gain amplifier stage for measuring low amplitude voltage and current inputs accurately over a wide dynamic range using SAR ADC for power measurement applications. Low-amplitude AC voltage from voltage dividers, current transformers or split core current sensors (...)
document-generic 回路 document-generic ユーザー・ガイド
リファレンス・デザイン ダウンロード
プログラマブル・ロジック・コントローラ(PLC)用 16 ビット、アナログ入力および出力ミックス・モジュール、リファレンス・デザイン
TIDA-00170 The TIDA-00170 is a reference design for industrial control Analog Mixed Input Output Modules. The design implements four channel analog input & two channel analog output. The analog input channels can measure all standard industrial voltages up to ±10V and current inputs up to 24mA. The (...)
document-generic 回路 document-generic ユーザー・ガイド
リファレンス・デザイン ダウンロード
SPI マスタ、シグナル・パス遅延補償リファレンス・デザイン
TIDEP0033 産業用通信システム内のプログラマブル・リアルタイム・ユニット(PRU-ICSS)は、FPGA、CPLD、ASIC を使用せずに、リアルタイム処理が重視されるアプリケーションのサポートを可能にします。
この TI design は、PRU-ICSS での信号路遅延補償を実施して、SPI マスター・プロトコルを実装する方法を示します。ADS8688 の 32 ビット通信プロトコルと、最大 16.7MHz の SPI クロック周波数をサポートしています。
document-generic 回路 document-generic ユーザー・ガイド
リファレンス・デザイン ダウンロード
単電源アナログ入力モジュール・リファレンス・デザイン、PLC 用 16 ビット、8 チャネル ADC 付き
TIPD166 TIPD166 はプログラマブル・ロジック・コントローラ(PLC)システム向け 16 ビット、8 チャネル、アナログ入力モジュールのリファレンス・デザインです。この回路は 8 チャネル、16 ビット SAR(逐次比較型)A/D コンバータ(ADC)、高精度リファレンス、アナログ・フロント・エンド(AFE)回路を統合しています。
document-generic 回路 document-generic ユーザー・ガイド
リファレンス・デザイン ダウンロード
位相補償 8 チャネル・マルチプレクス・データ取得システム、パワー・オートメーション用リファレンス・デザイン
TIPD167 This TI Verified Design provides the theory, component selection, TINA-TI simulations, Verification & Measurement Performance, Altium Schematics, PCB Layout for a Phase Compensated 8-Ch Multiplexed Data Acquisition System for Power Automation.  The design uses a 16-bit, 8-Channel, 500ksps SAR ADC, (...)
document-generic 回路 document-generic ユーザー・ガイド

CAD/CAE シンボル

パッケージ ピン数 ダウンロード
TSSOP (DBT) 38 オプションの表示

購入と品質

サポートとトレーニング

TI E2E™ Forums (英語) では、TI のエンジニアからの技術サポートが活用できます

コンテンツは、TI 投稿者やコミュニティ投稿者によって「現状のまま」提供されるもので、TI による仕様の追加を意図するものではありません。使用条件をご確認ください

TI 製品の品質、パッケージ、ご注文に関する質問は、TI サポートのページをご覧ください。

トレーニング・シリーズ

TI のトレーニングとビデオをすべて表示