トップ

製品の詳細

パラメータ

Arm CPU 2 Arm Cortex-A72 Arm MHz (Max.) 2000 Co-processor(s) 4 Arm Cortex-R5F, MCU Island: 1 Dual Arm Cortex-R5 Graphics acceleration 1 3D Display type 2 DPI, 1 DSI, 1 EDP Ethernet MAC 8-port 2.5Gb switch PCIe 4 PCIe Gen3 Hardware accelerators 1 Deep Learning accelerator, 1 Video Encode/Decode accelerator Rating Catalog Operating temperature range (C) -40 to 125 open-in-new その他の Arm ベースのプロセッサ

パッケージ|ピン|サイズ

FCBGA (ALF) 827 open-in-new その他の Arm ベースのプロセッサ

特長

Processor cores:

  • Dual 64-bit Arm Cortex-A72 microprocessor subsystem at up to 2.0 GHz, 24K DMIPS
    • 1MB shared L2 cache per dual-core Arm Cortex-A72 cluster
    • 32KB L1 DCache and 48KB L1 ICache per Cortex-A72 Core
  • Six Arm Cortex-R5F MCUs at up to 1.0 GHz, 8K DMIPS
    • 16K I-Cache, 16K D-Cache, 64K L2 TCM
    • Two Arm Cortex-R5F MCUs in isolated MCU subsystem
    • Four Arm Cortex-R5F MCUs in general compute partition
  • Deep-learning Matrix Multiply Accelerator (MMA), up to 8 TOPS (8b) at 1.0 GHz
  • C7x floating point, vector DSP, up to 1.0 GHz, 80 GFLOPS, 256 GOPS
  • Two C66x floating point DSP, up to 1.35 GHz, 40 GFLOPS, 160 GOPS
  • 3D GPU PowerVR Rogue 8XE GE8430, up to 750 MHz, 96 GFLOPS, 6 Gpix/sec

    Memory subsystem:

  • 2MB of on-chip L3 RAM with ECC and coherency
    • ECC error protection
    • Shared coherent cache
    • Supports internal DMA engine
  • External Memory Interface (EMIF) module with ECC
    • Supports LPDDR4 memory types
    • Supports speeds up to 4266 MT/s
    • 32-bit data bus with inline ECC up to 14.9GB/s
  • General-Purpose Memory Controller (GPMC)
  • 512KB on-chip SRAM in MAIN domain, protected by ECC

    Display subsystem:

  • One eDP/DP interface with Multi-Display Support (MST)
    • HDCP1.4/HDCP2.2 high-bandwidth digital content protection
  • One DSI TX (up to 2.5K)
  • Up to two DPI

    Video acceleration:

  • Ultra-HD video, one (3840 × 2160p, 60 fps), or two (3840 × 2160p, 30 fps) H.264/H.265 decode
  • Full-HD video, four (1920 × 1080p, 60 fps), or eight (1920 × 1080p, 30 fps) H.264/H.265 decode
  • Full-HD video, one (1920 × 1080p, 60 fps), or up to three (1920 × 1080p, 30 fps) H.264 encode

    Functional Safety:

  • Functional Safety-Compliant targeted
    • Developed for functional safety applications
    • Documentation available to aid ISO 26262 functional safety system design up to ASIL-D/SIL-3 targeted
    • Systematic capability up to ASIL-D/SIL-3 targeted
    • Hardware integrity up to ASIL-D/SIL-3 targeted for MCU Domain
    • Hardware integrity up to ASIL-B/SIL-2 targeted for Main Domain
    • Safety-related certification
      • ISO 26262 planned
  • Device security:

  • Secure boot with secure runtime support
  • Customer programmable root key, up to RSA-4K or ECC-512
  • Embedded hardware security module
  • Crypto hardware accelerators – PKA with ECC, AES, SHA, RNG, DES and 3DES

    High speed serial interfaces:

  • Two CSI2.0 4L RX plus one CSI2.0 4L TX
  • Integrated ethernet switch supporting (total of 8 external ports)
    • Up to eight 2.5Gb SGMII
    • Up to eight RMII (10/100) or RGMII (10/100/1000)
    • Up to two QSGMII
  • Up to four PCI-Express (PCIe) Gen3 controllers
    • Gen1 (2.5GT/s), Gen2 (5.0GT/s), and Gen3 (8.0GT/s) operation with auto-negotiation
    • Up to two lanes per controller
  • Two USB 3.0 dual-role device (DRD) subsystem
    • Two enhanced SuperSpeed Gen1 ports
    • Each port supports Type-C switching
    • Each port independently configurable as USB host, USB peripheral, or USB DRD

    Automotive interfaces:

  • Sixteen Modular Controller Area Network (MCAN) modules with full CAN-FD support

    Audio interfaces:

  • Twelve Multichannel Audio Serial Port (MCASP) modules

    Flash memory interfaces:

  • Embedded MultiMediaCard interface ( eMMC™ 5.1)
  • Universal Flash Storage (UFS 2.1) interface with two lanes
  • Two Secure Digital 3.0/Secure Digital Input Output 3.0 interfaces (SD3.0/SDIO3.0)
  • Two simultaneous flash interfaces configured as
    • One OSPI and one QSPI flash interfaces
    • or HyperBus™ and QSPI flash interface

    System-on-Chip (SoC) architecture:

  • 16-nm FinFET technology
  • 24 mm × 24 mm, 0.8-mm pitch, 827-pin FCBGA (ALF), enables IPC class 3 PCB routing

    TPS6594-Q1 Companion Power Management ICs (PMIC):

  • Functional Safety support up to ASIL-D
  • Flexible mapping to support different use cases

All trademarks are the property of their respective owners.

open-in-new その他の Arm ベースのプロセッサ

概要

Jacinto™ 7 DRA829 processors, based on the Arm®v8 64-bit architecture, provide advanced system integration to enable lower system costs of automotive and industrial applications. The integrated diagnostics and functional safety features are targeted to ASIL-B/C or SIL-2 certification/requirements. The integrated microcontroller (MCU) island eliminates the need for an external system MCU. The device features a Gigabit Ethernet switch and a PCIe hub which enables networking use cases that require heavy data bandwidth. Up to four Arm Cortex-R5F subsystems manage low level, timing critical processing tasks leaving the Arm Cortex-A72’s unencumbered for applications. A dual-core cluster configuration of Arm Cortex-A72 facilitates multi-OS applications with minimal need for a software hypervisor.

open-in-new その他の Arm ベースのプロセッサ
ダウンロード
情報

サンプルのご注文

量産開始前サンプルが入手可能です (XDRA829JXXGALF)。 ご注文

おすすめの類似製品
open-in-new 製品の比較
類似しているが機能が同等ではない比較製品
新製品 DRA821U プレビュー Dual Arm Cortex-A72, quad Cortex-R5F, 4-port Ethernet switch, and a PCIe controller ゲートウェイ/ネットワーキング・アプリケーション向けに最適化されたカットダウン・デバイス
DRA829V プレビュー ゲートウェイと自動車のコンピューティング向け、アプリケーション・プロセッサ GPUとDSPを追加したピン互換デバイス
TDA4VM プレビュー L2/L3 向け、近距離場分析システム、ディープ・ラーニング・テクノロジー採用、次世代 SoC ファミリ VPAC/DMPACが必要な場合のピン互換デバイス

技術資料

star = TI が選択したこの製品の主要ドキュメント
結果が見つかりませんでした。検索条件をクリアして、もう一度検索を行ってください。
すべて表示 25
種類 タイトル 英語版のダウンロード 日付
* データシート DRA829 Jacinto™ Processors Silicon Revisions 1.0 and 1.1 データシート (Rev. G) 2021年 3月 31日
* エラッタ AM752x Silicon Errata 2020年 12月 18日
* ユーザー・ガイド DRA829/TDA4VM/AM752x Technical Reference Manual (Rev. B) 2021年 1月 18日
ホワイト・ペーパー Jacinto™ 7 プロセッサのセキュリティ・イネーブラー 英語版をダウンロード 2021年 1月 4日
ホワイト・ペーパー Security Enablers on Jacinto™ 7 Processors.. 2021年 1月 4日
ホワイト・ペーパー Security Enablers on Jacinto™ 7 Processors.... 2021年 1月 4日
ホワイト・ペーパー Enabling Automotive Differentiation through MCU Integration on the Jacinto™ 7 PG 2020年 10月 22日
ホワイト・ペーパー Enabling Automotive Differentiation through MCU Integration on the Jacinto™ 7 PK 2020年 10月 22日
ホワイト・ペーパー 差異化に貢献するマイコンの統合を Jacinto™ 7 プロセッサで実現 英語版をダウンロード 2020年 10月 22日
ホワイト・ペーパー Evolving automotive gateways for next-generation vehicles.. (Rev. B) 2020年 10月 9日
ホワイト・ペーパー Evolving automotive gateways for next-generation vehicles.... (Rev. B) 2020年 10月 9日
ホワイト・ペーパー 次世代自動車向けに進化する車載ゲートウェイ (Rev. B 翻訳版) 英語版をダウンロード (Rev.B) 2020年 10月 9日
アプリケーション・ノート MMC SW Tuning Algorithm 2020年 8月 18日
アプリケーション・ノート OSPI Tuning Procedure 2020年 7月 8日
アプリケーション・ノート Jacinto 7 LPDDR4 Board Design and Layout Guidelines (Rev. A) 2020年 4月 23日
ホワイト・ペーパー Leverage Jacinto 7 Processors Functional Safety Features for Automotive DesignsK 2020年 3月 1日
ホワイト・ペーパー Leverage Jacinto 7 Processors Functional Safety Features for Automotive DesignsN 2020年 3月 1日
ホワイト・ペーパー Jacinto 7 プロセッサの機能安全性能を車載設計に活用 英語版をダウンロード 2020年 2月 28日
その他の技術資料 Jacinto Automotive Processor System-On-Module Quick Start Guide 2019年 10月 10日
アプリケーション・ノート Jacinto 7 High-Speed Interface Layout Guidelines 2019年 10月 4日
ユーザー・ガイド TPS6594, TP6594-Q1, TPS6593, TP6593-Q1 Technical Reference Manual 2019年 7月 9日
技術記事 Bringing the next evolution of machine learning to the edge 2018年 11月 27日
技術記事 Industry 4.0 spelled backward makes no sense – and neither does the fact that you haven’t heard of TI’s newest processor yet 2018年 10月 30日
技術記事 How quality assurance on the Processor SDK can improve software scalability 2018年 8月 22日
技術記事 Clove: Low-Power video solutions based on Sitara™ AM57x processors 2016年 7月 21日

設計と開発

追加の事項や他のリソースを参照するには、以下のタイトルをクリックすると、詳細ページを表示できます。

ハードウェア開発

評価ボード ダウンロード
document-generic ユーザー・ガイド
1500
概要

The J721EXCP01EVM common processor board for Jacinto™ 7 processors lets you evaluate vision analytics and networking applications in automotive and industrial markets. The common processor board is compatible with all Jacinto 7 processors system-on-modules (sold separately or as a (...)

特長
  • UFS flash memory, 32GByte, 2Lane, Gear3
  • USB3.1 type C interface, support DFP, DRP, UFP modes
  • Display port, up to 4K resolution with MST support
  • 2x PCIe card slot, 1x PCIe M.2 slot (M‐Key), all Gen3
評価ボード ダウンロード
document-generic ユーザー・ガイド
概要

The J721EXSOMG01EVM system-on-module—when paired with the J721EXPCP01EVM common processor board—lets you evaluate TDA4VM and DRA829V processors in vision analytics and networking applications throughout automotive and industrial markets. These processors perform (...)

特長
  • TDA4VM/DRA829V (J721 E) processor
  • Optimized power solution (PMIC)
  • DRAM, LPDDR4‐3733, 4GByte total memory, support inline ECC
  • Octal‐SPI NOR flash, 512Mb memory (8bit)
  • HyperFlash + HyerRAM, 512Mb flash memory + 256Mb RAM
評価ボード ダウンロード
document-generic ユーザー・ガイド
400
概要

Expand the capabilities of the J721EXCP01EVM common processor board for evaluating Jacinto 7 processors in vision analytics and networking applications in automotive and industrial markets with our Gateway/Ethernet switch expansion card.

特長
  • Ethernet
    • 4x 10/100/1000Mbps - RGMII ports (DP83867E)
    • 1x 10/100Mbps - RMII port (DP83822I)
  • 6x CAN interface
  • 6x LIN interface
  • PROFI BUS/RS485 port (DB9)
  • USS/IMU sensor header
  • Motor control header
  • Booster pack interface header
  • Board ID EEPROM
評価ボード ダウンロード
document-generic ユーザー・ガイド
499
概要
Expand the capabilities of the J721EXCP01EVM common processor board for evaluating Jacinto 7 processors in vision analytics and networking applications in automotive and industrial markets with our audio and display expansion card.
特長
  • Audio interfaces:
    • Two Audio codecs each with three Stereo Inputs and four Stereo Outputs
    • Audio input over FPD Link III
    • Digital Audio Interface Transmit
    • Digital Audio Interface Receiver
  • Video interfaces:
    • HDMI/FPD LINK III Display out
    • LI/OV Camera input
  • JAMR3 interface
  • Board ID EEPROM
デバッグ・プローブ ダウンロード
995
概要

The XDS560v2 System Trace is the first model of the XDS560v2 family of high-performance debug probes (emulators) for TI processors. The XDS560v2 is the highest performance of the XDS family of debug probes and supports both the traditional JTAG standard (IEEE1149.1) and cJTAG (IEEE1149.7).

The (...)

特長

XDS560v2 is the latest variant of the XDS560 family of high-performance debug probes (emulators) for TI processors. With the fastest speeds and most features of the entire XDS family, XDS560v2 is the most comprehensive solution to debug TI microcontrollers, processors and wireless connectivity (...)

ソフトウェア開発

ソフトウェア開発キット (SDK) ダウンロード
Software Development Kit for DRA829 & TDA4VM Jacinto™ processors
PROCESSOR-SDK-J721E プロセッサ SDK RTOS (PSDK RTOS) は、プロセッサ PSDK Linux (PSDK Linux) またはプロセッサ SDK QNX (PSDK QNX) と組み合わせて使用することができます。この組み合わせを活用して、TI の Jacinto™ プラットフォームに属する TDA4VM と (...)
特長
  • 各 SDK に対応する詳細な機能リストは、SDK ダウンロード・ページにある該当リリース・ノートのリンクに掲載されています。
IDE (統合開発環境)、構成機能、またはデバッガ ダウンロード
Code Composer Studio™ 統合開発環境(IDE)
CCSTUDIO

Code Composer Studio™ - 統合開発環境(IDE)

Code Composer Studio は、TI のマイコンと組込みプロセッサ・ポートフォリオをサポートする統合開発環境(IDE)です。Code Composer Studio は、組込みアプリケーションの開発およびデバッグに必要な一連のツールで構成されています。最適化 C/C++ コンパイラ、ソース・コード・エディタ、プロジェクト・ビルド環境、デバッガ、プロファイラなど、多数の機能が含まれています。直感的な IDE には、アプリケーションの開発フローをステップごとに実行できる、単一のユーザー・インターフェイスが備わっています。使い慣れたツールとインターフェイスにより、ユーザーは従来より迅速に作業を開始できます。Code Composer Studio は、Eclipse ソフトウェア・フレームワークの利点と、TI の先進的な組込みデバッグ機能の利点を組み合わせ、組込み分野のデベロッパーにとって豊富な機能を備えた魅力的な開発環境を実現します。

特長

プラットフォームごとの特長- 個別のプロセッサ・ファミリで利用できる機能の詳細をご確認ください。

 

Code Composer Studio は TI の幅広い組込みプロセッサ・ポートフォリオを包括的にサポートします。お探しのファミリに対応するリンクが上に表示されていない場合は、そのファミリのプロセッサ・コアが最も類似した製品のリンクを選択してください。


ダウンロード

  • Code Composer Studio の最新バージョンをダウンロード
  • 追加のダウンロード - 以前のバージョンを含む包括的なダウンロード・リストを利用するには、Code Composer Studio download site(英語)にアクセスしてください。
  • クラウド・ツール - TI のクラウド・ツールにアクセスするには、dev.ti.com をご利用ください。特定のデバイスに関連するリソース全般の参照や、デモ・アプリケーションの実行、さらに Code Composer Studio Cloud を使用した開発が可能です。

追加情報

オペレーティング・システム (OS) ダウンロード
Green Hills 社の INTEGRITY RTOS
Green Hills Software からの提供 — Green Hills Software オペレーティング・システムの主力製品、INTEGRITY RTOS はパーティショニング・アーキテクチャを基盤として構築され、トータルな信頼性、絶対的なセキュリティ、および最大リアルタイム・パフォーマンスを実現する組込みシステムを提供しています。INTEGRITY はさまざまな業界での認定実績により、そのリーダーシップを裏付けられており、オペレーティング・システムのリアルタイムな安全性、セキュリティ、信頼性で高いレベルのソリューションを提供しています。

Green Hills Software の詳細については、www.ghs.com をご覧ください。 

設計ツールとシミュレーション

シミュレーション・モデル ダウンロード
SPRM751.ZIP (14 KB) - BSDL Model
シミュレーション・モデル ダウンロード
SPRM752.ZIP (1983 KB) - IBIS Model
シミュレーション・モデル ダウンロード
SPRM753.ZIP (1 KB) - Thermal Model
計算ツール ダウンロード
Clock Tree Tool for Sitara™ ARM® Processors
CLOCKTREETOOL The Clock Tree Tool (CTT) for Sitara™ ARM®, Automotive, and Digital Signal Processors is an interactive clock tree configuration software that provides information about the clocks and modules in these TI devices. It allows the user to:
  • Visualize the device clock tree
  • Interact with clock tree elements (...)
document-generic ユーザー・ガイド
計算ツール ダウンロード
ピン・マルチプレクサ・ユーティリティ、ARM MPU プロセッサ(AM389x、AM35x、AM/DM37x、C6A816x、DM816x、OMAP35x)用
PINMUXTOOL The Pin MUX Utility is a software tool which provides a Graphical User Interface for configuring pin multiplexing settings, resolving conflicts and specifying I/O cell characteristics for TI MPUs. Results are output as C header/code files that can be imported into software development kits (SDKs) or (...)
設計ツール ダウンロード
Arm-based MPU, arm-based MCU and DSP third-party search tool
PROCESSORS-3P-SEARCH TI has partnered with companies to offer a wide range of software, tools, and SOMs using TI Processors to accelerate your path to production. Download this search tool to quickly browse our third-party solutions and find the right third-party to meet your needs. The software, tools and modules (...)
特長
  • Supports many TI processors including Sitara and Jacinto Processors and DSPs
  • Search by type of product, TI devices supported, or country
  • Links and contacts for quick engagement
  • Third-party companies located around the world

CAD/CAE シンボル

パッケージ ピン数 ダウンロード
FCBGA (ALF) 827 オプションの表示

購入と品質

含まれる情報:
  • RoHS
  • REACH
  • デバイスのマーキング
  • リード端子の仕上げ / ボールの原材料
  • MSL rating/ リフローピーク温度
  • MTBF/FIT の推定値
  • 原材料組成
  • 認定試験結果
  • 継続的な信頼性モニタ試験結果

サポートとトレーニング

TI E2E™ Forums (英語) では、TI のエンジニアからの技術サポートが活用できます

コンテンツは、TI 投稿者やコミュニティ投稿者によって「現状のまま」提供されるもので、TI による仕様の追加を意図するものではありません。使用条件をご確認ください

TI 製品の品質、パッケージ、ご注文に関する質問は、TI サポートのページをご覧ください。

トレーニング・シリーズ

TI のトレーニングとビデオをすべて表示

ビデオ