SN74AUC2G53

アクティブ

2.5V、2:1 (SPDT)、1 チャネル汎用アナログ・スイッチ

トップ

製品の詳細

パラメータ

Configuration 2:1 SPDT Number of channels (#) 1 Power supply voltage - single (V) 0.8, 1.2, 1.8, 2.5 Ron (Typ) (Ohms) 6 ON-state leakage current (Max) (µA) 1 Bandwidth (MHz) 500 Operating temperature range (C) -40 to 85 Input/output continuous current (Max) (mA) 50 Rating Catalog CON (Typ) (pF) 9 open-in-new その他の アナログ・スイッチ/マルチプレクサ

パッケージ|ピン|サイズ

DSBGA (YZP) 8 3 mm² .928 x 1.928 SSOP (DCT) 8 8 mm² 2.95 x 2.80 VSSOP (DCU) 8 6 mm² 2 x 3.1 open-in-new その他の アナログ・スイッチ/マルチプレクサ

特長

  • Available in the Texas Instruments NanoFree™ Package
  • Operates at 0.8 V to 2.7 V
  • Sub-1-V Operable
  • Low Power Consumption, 10 µA at 2.7 V
  • High On-Off Output Voltage Ratio
  • High Degree of Linearity
  • Latch-Up Performance Exceeds 100 mA Per JESD 78, Class II
  • ESD Protection Exceeds JESD 22
    • 2000-V Human-Body Model (A114-A)
    • 200-V Machine Model (A115-A)
    • 1000-V Charged-Device Model (C101)

NanoFree Is a trademark of Texas Instruments.

open-in-new その他の アナログ・スイッチ/マルチプレクサ

概要

This analog switch is operational at 0.8-V to 2.7-V VCC, but is designed specifically for 1.1-V to 2.7-V VCC operation.

The SN74AUC2G53 can handle both analog and digital signals. The device permits signals with amplitudes of up to VCC (peak) to be transmitted in either direction.

NanoFree™ package technology is a major breakthrough in IC packaging concepts, using the die as the package.

Applications include signal gating, chopping, modulation or demodulation (modem), and signal multiplexing for analog-to-digital and digital-to-analog conversion systems.

open-in-new その他の アナログ・スイッチ/マルチプレクサ
ダウンロード

技術資料

= TI が選択したこの製品の主要ドキュメント
結果が見つかりませんでした。検索条件をクリアして、もう一度検索を行ってください。 すべて表示 22
種類 タイトル 英語版のダウンロード 日付
* データシート SN74AUC2G53 データシート 2009年 1月 5日
アプリケーション・ノート Selecting the Right Texas Instruments Signal Switch 2020年 4月 2日
アプリケーション・ノート Glossary of Multiplexers and Signal Switches 2020年 3月 6日
技術記事 Roll with the design punches and overcome power-sequencing challenges 2019年 7月 29日
セレクション・ガイド Little Logic Guide 2014 2018年 7月 6日
セレクション・ガイド Logic Guide 2017年 6月 12日
アプリケーション・ノート How to Select Little Logic 2016年 7月 26日
アプリケーション・ノート Understanding and Interpreting Standard-Logic Data Sheets 2015年 12月 2日
セレクション・ガイド ロジック・ガイド (Rev. AA 翻訳版) 最新の英語版をダウンロード (Rev.AB) 2014年 11月 6日
ユーザー・ガイド LOGIC Pocket Data Book 2007年 1月 16日
その他の技術資料 Design Summary for WCSP Little Logic 2004年 11月 4日
アプリケーション・ノート Semiconductor Packing Material Electrostatic Discharge (ESD) Protection 2004年 7月 8日
アプリケーション・ノート Selecting the Right Level Translation Solution 2004年 6月 22日
ユーザー・ガイド Signal Switch Data Book 2003年 11月 14日
その他の技術資料 Logic Cross-Reference 2003年 10月 7日
アプリケーション・ノート Designing With TI Ultra-Low-Voltage CMOS (AUC) Octals and Widebus Devices 2003年 3月 21日
ユーザー・ガイド AUC Data Book, January 2003 2003年 1月 1日
アプリケーション・ノート Texas Instruments Little Logic Application Report 2002年 11月 1日
アプリケーション・ノート TI IBIS File Creation, Validation, and Distribution Processes 2002年 8月 29日
その他の技術資料 Standard Linear & Logic for PCs, Servers & Motherboards 2002年 6月 13日
その他の技術資料 STANDARD LINEAR AND LOGIC FOR DVD/VCD PLAYERS 2002年 3月 27日
その他の技術資料 AUC Product Brochure 2002年 3月 18日

設計と開発

追加の事項や他のリソースを参照するには、以下のタイトルをクリックすると、詳細ページを表示できます。

ハードウェア開発

評価基板 ダウンロード
document-generic ユーザー・ガイド
10
概要

DIP-Adapter-EVM は、オペアンプの迅速なプロトタイプ製作とテストを可能にする評価モジュールです。小型の表面実装 IC とのインターフェイスを迅速、容易、低コストで実現します。付属の Samtec 端子ストリップか、回路への直接配線により、サポートされているオペアンプを接続できます。

DIP-Adapter-EVM キットは、業界標準の最も一般的なパッケージをサポートしています:

  • D と U(SOIC-8)
  • PW(TSSOP-8)
  • DGK(MSOP-8、VSSOP-8)
  • DBV(SOT23-6、SOT23-5、SOT23-3)
  • DCK(SC70-6、SC70-5)
  • DRL(SOT563-6)
特長
  • SMT IC のプロトタイプ製作を簡素化
  • 6 種類の一般的なパッケージ・タイプをサポート
  • 低コスト
インターフェイス・アダプタ ダウンロード
document-generic ユーザー・ガイド
10
概要

EVM-LEADED1 ボードは、TI の一般的なリード付きパッケージによる迅速なテストとブレッド・ボードへの対応を可能にします。 TI の D、DBQ、DCT、DCU、DDF、DGS、DGV、PW 表面実装パッケージを 100mil DIP ヘッダに変換するフットプリントを用意しています。     

特長
  • TI のリード付き表面実装パッケージの迅速なテスト
  • リード付き表面実装パッケージをブレッド・ボードに 100mil 間隔で差し込み可能
  • シングル・パネルにより TI の代表的な 8 つのリード付きパッケージに対応


インターフェイス・アダプタ ダウンロード
document-generic ユーザー・ガイド
10
概要
The EVM-LEADLESS1 board allows for quick testing and bread boarding of TI's common leadless packages.  The board has footprints to convert TI's DRC, DTP, DQE, RBW, RGY, RSE, RSV, RSW RTE, RTJ, RUK , RUC, RUG, RUM,RUT and YZP surface mount packages to 100mil DIP headers.
特長
  • Quick testing of TI's surface mount packages 
  • Allows suface mount packages to be plugged into 100mil spaced bread board 
  • Supports TI's 16 most popular leadless packages with a single panel

設計ツールとシミュレーション

シミュレーション・モデル ダウンロード
SCEJ182.ZIP (90 KB) - HSpice Model
シミュレーション・モデル ダウンロード
SCEM366A.ZIP (51 KB) - IBIS Model

CAD/CAE シンボル

パッケージ ピン数 ダウンロード
DSBGA (YZP) 8 オプションの表示
SM8 (DCT) 8 オプションの表示
VSSOP (DCU) 8 オプションの表示

購入と品質

おすすめの製品には、この TI 製品に関連するパラメータ、評価モジュール、またはリファレンス・デザインが含まれている場合があります。

サポートとトレーニング

TI E2E™ Forums (英語) では、TI のエンジニアからの技術サポートが活用できます

コンテンツは、TI 投稿者やコミュニティ投稿者によって「現状のまま」提供されるもので、TI による仕様の追加を意図するものではありません。使用条件をご確認ください

TI 製品の品質、パッケージ、ご注文に関する質問は、TI サポートのページをご覧ください。

トレーニング・シリーズ

TI のトレーニングとビデオをすべて表示

ビデオ

関連ビデオ