トップ

製品の詳細

パラメータ

Technology Family LV1T Gate type NOR Bits (#) 1 High input voltage (Min) (Vih) 1 High input voltage (Max) (Vih) 5.5 Output voltage (Min) (V) 1.65 Output voltage (Max) (V) 5.5 IOH (Max) (mA) -8 IOL (Max) (mA) 8 open-in-new その他の 電圧変換ゲート

パッケージ|ピン|サイズ

SOT-23 (DBV) 5 5 mm² 2.9 x 1.6 SOT-SC70 (DCK) 5 4 mm² 2 x 2.1 open-in-new その他の 電圧変換ゲート

特長

  • Single-Supply Voltage Translator at 5.0/3.3/2.5/1.8V VCC
  • Operating Range of 1.8V to 5.5V
  • Up Translation
    • 1.2V(1) to 1.8V at 1.8V VCC
    • 1.5V(1) to 2.5V at 2.5V VCC
    • 1.8V(1) to 3.3V at 3.3V VCC
    • 3.3V to 5.0V at 5.0V VCC
  • Down Translation
    • 3.3V to 1.8V at 1.8V VCC
    • 3.3V to 2.5V at 2.5V VCC
    • 5.0V to 3.3V at 3.3V VCC
  • Logic Output is Referenced to VCC
  • Output Drive
    • 8mA Output Drive at 5V
    • 7mA Output Drive at 3.3V
    • 3mA Output Drive at 1.8V
  • Characterized up to 50MHz at 3.3V VCC
  • 5V Tolerance on Input Pins
  • –40°C to 125°C Operating Temperature Range
  • Pb-Free Packages Available: SC-70 (DCK)
    • 2 × 2.1 × 0.65 mm (Height 1.1mm)
  • Latch-Up Performance Exceeds 250mA
    Per JESD 17
  • ESD Performance Tested Per JESD 22
    • 2000-V Human-Body Model
      (A114-B, Class II)
    • 200-V Machine Model (A115-A)
    • 1000-V Charged-Device Model (C101)
  • Supports Standard Logic Pinouts
  • CMOS Output B Compatible with AUP1G and LVC1G Families Refer to the VIH/VIL and output drive for lower VCC condition.
open-in-new その他の 電圧変換ゲート

概要

SN74LV1T02 is a low voltage CMOS gate logic that operates at a wider voltage range for industrial, portable, telecom, and automotive applications. The output level is referenced to the supply voltage and is able to support 1.8V/2.5V/3.3V/5V CMOS levels.

The input is designed with a lower threshold circuit to match 1.8V input logic at VCC = 3.3V and can be used in 1.8V to 3.3V level up translation. In addition, the 5V tolerant input pins enable down translation (e.g. 3.3V to 2.5V output at VCC = 2.5V). The wide VCC range of 1.8V to 5.5V allows generation of desired output levels to connect to controllers or processors.

The SN74LV1T02 is designed with current-drive capability of 8 mA to reduce line reflections, overshoot, and undershoot caused by high-drive outputs.

open-in-new その他の 電圧変換ゲート
ダウンロード

技術資料

= TI が選択したこの製品の主要ドキュメント
結果が見つかりませんでした。検索条件をクリアして、もう一度検索を行ってください。 すべて表示 6
種類 タイトル 英語版のダウンロード 日付
* データシート Single Power Supply 2-INPUT POSITIVE NOR GATE CMOS Logic Level Shifter データシート 2014年 2月 21日
セレクション・ガイド Voltage translation buying guide 2019年 6月 13日
アプリケーション・ノート Voltage Translation Between 3.3-V, 2.5-V, 1.8-V, and 1.5-V Logic Standards 2015年 4月 30日
アプリケーション・ノート LV1T Family of single supply translators 2014年 12月 29日
アプリケーション・ノート Voltage Translation Between 3.3-V, 2.5-V, 1.8-V, and 1.5-V Logic Standards 2004年 7月 8日
アプリケーション・ノート Selecting the Right Level Translation Solution 2004年 6月 22日

設計と開発

追加の事項や他のリソースを参照するには、以下のタイトルをクリックすると、詳細ページを表示できます。

ハードウェア開発

評価基板 ダウンロード
document-generic ユーザー・ガイド
10
概要
Flexible EVM designed to support any device that has a DCK, DCT, DCU, DRL, or DBV package in a 5 to 8 pin count.
特長
  • Board design allows for versatility in evaluation
  • Supports a wide-range of logic devices

設計ツールとシミュレーション

シミュレーション・モデル ダウンロード
SCLM106A.ZIP (44 KB) - IBIS Model
シミュレーション・モデル ダウンロード
SCLM185.ZIP (7 KB) - PSpice Model

CAD/CAE シンボル

パッケージ ピン数 ダウンロード
SC70 (DCK) 5 オプションの表示
SOT-23 (DBV) 5 オプションの表示

購入と品質

サポートとトレーニング

TI E2E™ Forums (英語) では、TI のエンジニアからの技術サポートが活用できます

コンテンツは、TI 投稿者やコミュニティ投稿者によって「現状のまま」提供されるもので、TI による仕様の追加を意図するものではありません。使用条件をご確認ください

TI 製品の品質、パッケージ、ご注文に関する質問は、TI サポートのページをご覧ください。

トレーニング・シリーズ

TI のトレーニングとビデオをすべて表示

ビデオ

関連ビデオ