NEW

ADC12DJ5200-SEP

アクティブ

Radiation-tolerant, 30-krad, 12-bit, dual 5.2-GSPS or single 10.4-GSPS ADC

製品詳細

Sample rate (max) (Msps) 5200, 10400 Resolution (Bits) 12 Number of input channels 1, 2 Interface type JESD204B, JESD204C Analog input BW (MHz) 7900 Features Ultra High Speed Rating Space Peak-to-peak input voltage range (V) 0.825 Power consumption (typ) (mW) 4000 Architecture Folding Interpolating SNR (dB) 55.6 ENOB (bit) 8.8 SFDR (dB) 65 Operating temperature range (°C) -55 to 125 Input buffer Yes Radiation, TID (typ) (krad) 30 Radiation, SEL (MeV·cm2/mg) 43
Sample rate (max) (Msps) 5200, 10400 Resolution (Bits) 12 Number of input channels 1, 2 Interface type JESD204B, JESD204C Analog input BW (MHz) 7900 Features Ultra High Speed Rating Space Peak-to-peak input voltage range (V) 0.825 Power consumption (typ) (mW) 4000 Architecture Folding Interpolating SNR (dB) 55.6 ENOB (bit) 8.8 SFDR (dB) 65 Operating temperature range (°C) -55 to 125 Input buffer Yes Radiation, TID (typ) (krad) 30 Radiation, SEL (MeV·cm2/mg) 43
FCCSP (ALR) 144 100 mm² 10 x 10
  • 耐放射線特性:
    • 総電離線量 (TID):30krad (Si)
    • シングル・イベント・ラッチアップ (SEL):43MeV-cm 2/mg
    • シングル・イベント・アップセット (SEU) 耐性レジスタ
  • 宇宙用強化プラスチック (宇宙用 EP):
    • ASTM E595 アウトガス仕様に適合
    • VID (Vendor Item Drawing) V62/22611
    • 温度範囲:-55℃~125℃
    • 単一の製造、アセンブリ、テスト施設
    • ウェハ・ロットをトレース可能
    • 長い製品ライフ・サイクル
    • 長期にわたる製品変更通知
  • ADC コア:
    • 12 ビット分解能
    • シングル・チャネル・モードで最大 10.4GSPS
    • デュアル・チャネル・モードで最大 5.2GSPS
  • 性能仕様
    • ノイズ・フロア (-20dBFS、V FS = 1V PP-DIFF):
      • デュアル・チャネルモード:-151.8dBFS/Hz
      • シングル・チャネルモード:-154.4dBFS/Hz
    • ENOB (デュアル・チャネル、F IN = 2.4GHz):8.6 ビット
  • バッファ付きアナログ入力、V CMI = 0V:
    • アナログ入力帯域幅 (-3dB):8GHz
    • 使用可能な入力周波数範囲:> 10GHz
    • フルスケール入力電圧 (V FS、デフォルト):0.8V pp
  • ノイズなしのアパーチャ遅延 (t AD) 調整:
    • 高精度サンプリング制御:19fs ステップ
    • 同期およびインターリーブ動作を簡素化
    • 遅延は温度および電圧に対して不変
  • 使いやすい同期機能:
    • SYSREF タイミングの自動較正
    • サンプル・マーキング用タイム・スタンプ
  • JESD204C シリアル・データ・インターフェイス:
    • 最大レーン速度:17.16Gbps
    • 64b/66b および 8b/10b エンコードのサポート
    • 8b/10b モードは JESD204B 互換
  • オプションのデジタル・ダウン・コンバータ (DDC):
    • 複雑なデシメーション4x (DES モードでは IBW = 0.2 * F S = 2.08GHz、デュアル・チャネル・モードではチャネルあたり 1.04GHz)、8x、16x、32x
    • DDC ごとに 4 つの独立した 32 ビット NCO
  • ピーク RF 入力電力 (差動):+26.5dBm (+27.5dBFS、560x フルスケール電力)
  • イコライゼーション用のプログラム可能な FIR フィルタ
  • 消費電力:4W
  • 電源:1.1V、1.9V
  • 耐放射線特性:
    • 総電離線量 (TID):30krad (Si)
    • シングル・イベント・ラッチアップ (SEL):43MeV-cm 2/mg
    • シングル・イベント・アップセット (SEU) 耐性レジスタ
  • 宇宙用強化プラスチック (宇宙用 EP):
    • ASTM E595 アウトガス仕様に適合
    • VID (Vendor Item Drawing) V62/22611
    • 温度範囲:-55℃~125℃
    • 単一の製造、アセンブリ、テスト施設
    • ウェハ・ロットをトレース可能
    • 長い製品ライフ・サイクル
    • 長期にわたる製品変更通知
  • ADC コア:
    • 12 ビット分解能
    • シングル・チャネル・モードで最大 10.4GSPS
    • デュアル・チャネル・モードで最大 5.2GSPS
  • 性能仕様
    • ノイズ・フロア (-20dBFS、V FS = 1V PP-DIFF):
      • デュアル・チャネルモード:-151.8dBFS/Hz
      • シングル・チャネルモード:-154.4dBFS/Hz
    • ENOB (デュアル・チャネル、F IN = 2.4GHz):8.6 ビット
  • バッファ付きアナログ入力、V CMI = 0V:
    • アナログ入力帯域幅 (-3dB):8GHz
    • 使用可能な入力周波数範囲:> 10GHz
    • フルスケール入力電圧 (V FS、デフォルト):0.8V pp
  • ノイズなしのアパーチャ遅延 (t AD) 調整:
    • 高精度サンプリング制御:19fs ステップ
    • 同期およびインターリーブ動作を簡素化
    • 遅延は温度および電圧に対して不変
  • 使いやすい同期機能:
    • SYSREF タイミングの自動較正
    • サンプル・マーキング用タイム・スタンプ
  • JESD204C シリアル・データ・インターフェイス:
    • 最大レーン速度:17.16Gbps
    • 64b/66b および 8b/10b エンコードのサポート
    • 8b/10b モードは JESD204B 互換
  • オプションのデジタル・ダウン・コンバータ (DDC):
    • 複雑なデシメーション4x (DES モードでは IBW = 0.2 * F S = 2.08GHz、デュアル・チャネル・モードではチャネルあたり 1.04GHz)、8x、16x、32x
    • DDC ごとに 4 つの独立した 32 ビット NCO
  • ピーク RF 入力電力 (差動):+26.5dBm (+27.5dBFS、560x フルスケール電力)
  • イコライゼーション用のプログラム可能な FIR フィルタ
  • 消費電力:4W
  • 電源:1.1V、1.9V

ADC12DJ5200-SEP デバイスは、RF サンプリング、ギガ・サンプルの A/D コンバータ (ADC) で、DC から 10GHz 超までの入力周波数を直接サンプリングできます。 ADC12DJ5200-SEP はデュアル・チャネル 5.2GSPS の ADC、またはシングル・チャネル 10.4GSPS の ADC として構成できます。使用可能な入力周波数帯域が最高 10GHz であるため、L バンド、S バンド、C バンド、X バンドを直接 RF サンプリングでき、多様な周波数に対応したシステムを実現できます。

ADC12DJ5200-SEP は、最大 17.16Gbps のライン速度をサポートする最大 16 個のシリアル化されたレーンを備えた、高速な JESD204C 出力インターフェイスを使っています。JESD204C subclass-1 により、決定論的レイテンシおよびマルチデバイス同期をサポートしています。JESD204C インターフェイスは、ライン速度とレーン数との間でトレードオフのバランスを取るように構成できます。8b/10b と 64b/66b の両方のデータ・エンコードをサポートしています。64b/66b エンコードでは、前方誤り訂正 (FEC) によるビット・エラー率の改善をサポートしています。このインターフェイスは、JESD204B レシーバと下位互換性があります。

ノイズなしのアパーチャ遅延調整や、SYSREF ウィンドウ処理などの革新的な同期機能により、マルチ・チャネル・アプリケーションのシステム設計を簡素化できます。オプションのデジタル・ダウン・コンバータ (DDC) を使用すると、ベースバンドへのデジタル変換を実行でき、またインターフェイス速度を低減できます。プログラム可能な FIR フィルタにより、オンチップのイコライゼーションが可能です。

ADC12DJ5200-SEP デバイスは、RF サンプリング、ギガ・サンプルの A/D コンバータ (ADC) で、DC から 10GHz 超までの入力周波数を直接サンプリングできます。 ADC12DJ5200-SEP はデュアル・チャネル 5.2GSPS の ADC、またはシングル・チャネル 10.4GSPS の ADC として構成できます。使用可能な入力周波数帯域が最高 10GHz であるため、L バンド、S バンド、C バンド、X バンドを直接 RF サンプリングでき、多様な周波数に対応したシステムを実現できます。

ADC12DJ5200-SEP は、最大 17.16Gbps のライン速度をサポートする最大 16 個のシリアル化されたレーンを備えた、高速な JESD204C 出力インターフェイスを使っています。JESD204C subclass-1 により、決定論的レイテンシおよびマルチデバイス同期をサポートしています。JESD204C インターフェイスは、ライン速度とレーン数との間でトレードオフのバランスを取るように構成できます。8b/10b と 64b/66b の両方のデータ・エンコードをサポートしています。64b/66b エンコードでは、前方誤り訂正 (FEC) によるビット・エラー率の改善をサポートしています。このインターフェイスは、JESD204B レシーバと下位互換性があります。

ノイズなしのアパーチャ遅延調整や、SYSREF ウィンドウ処理などの革新的な同期機能により、マルチ・チャネル・アプリケーションのシステム設計を簡素化できます。オプションのデジタル・ダウン・コンバータ (DDC) を使用すると、ベースバンドへのデジタル変換を実行でき、またインターフェイス速度を低減できます。プログラム可能な FIR フィルタにより、オンチップのイコライゼーションが可能です。

ダウンロード 字幕付きのビデオを表示 ビデオ

技術資料

star =TI が選定したこの製品の主要ドキュメント
結果が見つかりませんでした。検索条件をクリアしてから、再度検索を試してください。
1 をすべて表示
種類 タイトル 最新の英語版をダウンロード 日付
* データシート ADC12DJ5200-SEP 10.4GSPS シングル・チャネルまたは 5.2GSPS デュアル・チャネル、12 ビット、RF サンプリング A/D コンバータ (ADC) データシート PDF | HTML 英語版 PDF | HTML 2023年 10月 12日

設計と開発

その他のアイテムや必要なリソースを参照するには、以下のタイトルをクリックして詳細ページをご覧ください。

評価ボード

ADC12DJ5200RFEVM — ADC12DJ5200RF RF サンプリング、12 ビット、デュアル 5.2GSPS またはシングル 10.4GSPS ADC の評価基板

ADC12DJ5200RF 評価基板 (EVM) を使用すると、ADC12DJ5200RF デバイスを評価できます。ADC12DJ5200RF は、低消費電力、12 ビット、デュアル 5.2GSPS またはシングル 10.4GSPS の RF サンプリング A/D コンバータ (ADC) であり、バッファ付きのアナログ入力を採用しているほか、デジタル・ダウンコンバータを内蔵しています。このダウンコンバータはプログラマブルな数値制御発振器 (NCO) を内蔵しているほか、デシメーション設定にも対応しており (デシメーションを実施していない 12 ビットと 8 ビットの ADC (...)

ユーザー ガイド: PDF | HTML
評価ボード

TSW14J57EVM — データ・キャプチャ / パターン・ジェネレータ:16 レーン JESD204B 搭載、1.6 ~ 15Gbps 対応データ・コンバータの EVM

TI の TSW14J57 評価基板 (EVM) は次世代のデータ・キャプチャ・カードであり、高速 A/D コンバータ (ADC) と高速 D/A コンバータ (DAC) とアナログ・フロント・エンド (AFE) で構成された TI の新しい JESD204B ファミリの性能評価に使用できます。

Arria ® 10 デバイスを搭載し、JESD204B に対応する Intel (旧 Altera) の IP (知的財産) ソリューションを使用している TSW14J57 は、1.6Gbps ~ 15Gbps というすべてのレーン速度、および 1 ~ 16 (...)

ユーザー ガイド: PDF | HTML
シミュレーション・モデル

ADC12DJ5200RF IBIS and IBIS-AMI Model (Rev. A)

SLVMD65A.ZIP (49879 KB) - IBIS-AMI Model
シミュレーション・モデル

ADC12DJ5200RF S-Parameter Model

SLVMDX5.ZIP (1563 KB) - S-Parameter Model
シミュレーション・ツール

PSPICE-FOR-TI — TI Design / シミュレーション・ツール向け PSpice®

PSpice® for TI は、各種アナログ回路の機能評価に役立つ、設計とシミュレーション向けの環境です。設計とシミュレーションに適したこのフル機能スイートは、Cadence® のアナログ分析エンジンを使用しています。PSpice for TI は無償で使用でき、アナログや電源に関する TI の製品ラインアップを対象とする、業界でも有数の大規模なモデル・ライブラリが付属しているほか、選択された一部のアナログ動作モデルも利用できます。

設計とシミュレーション向けの環境である PSpice for TI (...)
リファレンス・デザイン

TIDA-010274 — Space-grade discrete RF sampling transceiver reference design

This reference design incorporates a 10 GSPS dual digital-to-analog converter and a 5 GSPS dual analog-to-digital converter with active baluns on the RF interface supporting up through X-band. The design also incorporates a space-grade clocking daughter card and a space-grade power solution (...)
設計ガイド: PDF
パッケージ ピン数 ダウンロード
FCCSP (ALR) 144 オプションの表示

購入と品質

記載されている情報:
  • RoHS
  • REACH
  • デバイスのマーキング
  • リード端子の仕上げ / ボールの原材料
  • MSL 定格 / ピーク リフロー
  • MTBF/FIT 推定値
  • 材質成分
  • 認定試験結果
  • 継続的な信頼性モニタ試験結果
記載されている情報:
  • ファブの拠点
  • 組み立てを実施した拠点

推奨製品には、この TI 製品に関連するパラメータ、評価基板、またはリファレンス デザインが存在する可能性があります。

サポートとトレーニング

TI E2E™ フォーラムでは、TI のエンジニアからの技術サポートを提供

コンテンツは、TI 投稿者やコミュニティ投稿者によって「現状のまま」提供されるもので、TI による仕様の追加を意図するものではありません。使用条件をご確認ください。

TI 製品の品質、パッケージ、ご注文に関するお問い合わせは、TI サポートをご覧ください。​​​​​​​​​​​​​​

ビデオ