NEW

ADC32RF52

アクティブ

高い SNR (信号雑音比)、デュアルチャネル、14 ビット、1.5GSPS ADC

製品詳細

Sample rate (max) (Msps) 1500 Resolution (Bits) 14 Number of input channels 2 Interface type JESD204B Analog input BW (MHz) 2300 Features High Dynamic Range, High Performance, Ultra High Speed Rating Catalog Peak-to-peak input voltage range (V) 1.1 Power consumption (typ) (mW) 2500 SNR (dB) 69.2 ENOB (bit) 10.5 SFDR (dB) 75 Operating temperature range (°C) -40 to 85 Input buffer Yes
Sample rate (max) (Msps) 1500 Resolution (Bits) 14 Number of input channels 2 Interface type JESD204B Analog input BW (MHz) 2300 Features High Dynamic Range, High Performance, Ultra High Speed Rating Catalog Peak-to-peak input voltage range (V) 1.1 Power consumption (typ) (mW) 2500 SNR (dB) 69.2 ENOB (bit) 10.5 SFDR (dB) 75 Operating temperature range (°C) -40 to 85 Input buffer Yes
VQFNP (RTD) 64 81 mm² 9 x 9
  • 14 ビット、デュアル・チャネル 1.5GSPS ADC
  • ノイズ・スペクトル密度:
    • NSD = -153dBFS/Hz (AVG なし)
    • NSD = -156dBFS/Hz (2x AVG)
    • NSD = -159dBFS/Hz (4x AVG)
  • シングル・コア (非インターリーブ) ADC アーキテクチャ
  • アパーチャ・ジッタ:50fs
  • 低いクローズイン残留位相ノイズ:
    • -133dBc/Hz (10kHz オフセット時)
  • スペクトラム性能 (f IN = 900MHz、-4dBFS 時):
    • 2 倍の内部平均化
    • SNR:66.8dBFS
    • SFDR HD2、3:74dBc
    • SFDR の最大スプリアス:90dBFS
  • 入力フルスケール:1.0/1.1Vpp (1/1.8dBm)
  • コード・エラー・レート (CER):10 -15
  • フルパワー入力帯域幅 (-3dB):1.6GHz
  • JESD204B シリアル・データ・インターフェイス
    • 最大レーン速度:13Gbps
    • サブクラス 1 の確定的レイテンシをサポート
  • デジタル・ダウンコンバータ
    • ADC チャネルごとに最大 4 つの DDC
    • 複雑な出力:4 倍、16 倍~128 倍のデシメーション (間引き)
    • 48 ビット NCO による位相コヒーレント周波数ホッピング
    • 高速周波数ホッピング:1us 未満
  • 消費電力:1.8W/チャネル (2x AVG)
  • 電源:1.8V、1.2V
  • 14 ビット、デュアル・チャネル 1.5GSPS ADC
  • ノイズ・スペクトル密度:
    • NSD = -153dBFS/Hz (AVG なし)
    • NSD = -156dBFS/Hz (2x AVG)
    • NSD = -159dBFS/Hz (4x AVG)
  • シングル・コア (非インターリーブ) ADC アーキテクチャ
  • アパーチャ・ジッタ:50fs
  • 低いクローズイン残留位相ノイズ:
    • -133dBc/Hz (10kHz オフセット時)
  • スペクトラム性能 (f IN = 900MHz、-4dBFS 時):
    • 2 倍の内部平均化
    • SNR:66.8dBFS
    • SFDR HD2、3:74dBc
    • SFDR の最大スプリアス:90dBFS
  • 入力フルスケール:1.0/1.1Vpp (1/1.8dBm)
  • コード・エラー・レート (CER):10 -15
  • フルパワー入力帯域幅 (-3dB):1.6GHz
  • JESD204B シリアル・データ・インターフェイス
    • 最大レーン速度:13Gbps
    • サブクラス 1 の確定的レイテンシをサポート
  • デジタル・ダウンコンバータ
    • ADC チャネルごとに最大 4 つの DDC
    • 複雑な出力:4 倍、16 倍~128 倍のデシメーション (間引き)
    • 48 ビット NCO による位相コヒーレント周波数ホッピング
    • 高速周波数ホッピング:1us 未満
  • 消費電力:1.8W/チャネル (2x AVG)
  • 電源:1.8V、1.2V

ADC32RF52 は、シングル・コアの 14 ビット、1.5GSPS、デュアル・チャネル A/D コンバータ (ADC) であり、最大 2 GHz の入力周波数での RF サンプリングをサポートします。このデザインは、信号対雑音比 (SNR) を最大化し、-153dBFS/Hz のノイズ・スペクトル密度を実現します。追加の内蔵 ADC をオンチップ信号平均化と共に使用すると、ノイズ密度は -156dBFS/Hz (2x AVG) および -159dBFS/Hz (4x AVG) に向上します。

各 ADC チャネルは、位相コヒーレント周波数ホッピングをサポートする 48 ビット NCO を使用する、クワッド・バンドのデジタル・ダウンコンバータ (DDC) に接続できます。NCO 周波数制御に GPIO ピンを使用すると、1µs 未満で周波数ホッピングを実現できます。

ADC32RF52 は、サブクラス 1 の確定的レイテンシを持つ JESD204B シリアル・データ・インターフェイスをサポートし、最大 13Gbps のデータ・レートを使用します。

電力効率の優れた ADC アーキテクチャは、1.5Gsps で 1.4W/ch の消費電力を実現し、低サンプリング・レートで電力スケーリングを実現します。

ADC32RF52 は、シングル・コアの 14 ビット、1.5GSPS、デュアル・チャネル A/D コンバータ (ADC) であり、最大 2 GHz の入力周波数での RF サンプリングをサポートします。このデザインは、信号対雑音比 (SNR) を最大化し、-153dBFS/Hz のノイズ・スペクトル密度を実現します。追加の内蔵 ADC をオンチップ信号平均化と共に使用すると、ノイズ密度は -156dBFS/Hz (2x AVG) および -159dBFS/Hz (4x AVG) に向上します。

各 ADC チャネルは、位相コヒーレント周波数ホッピングをサポートする 48 ビット NCO を使用する、クワッド・バンドのデジタル・ダウンコンバータ (DDC) に接続できます。NCO 周波数制御に GPIO ピンを使用すると、1µs 未満で周波数ホッピングを実現できます。

ADC32RF52 は、サブクラス 1 の確定的レイテンシを持つ JESD204B シリアル・データ・インターフェイスをサポートし、最大 13Gbps のデータ・レートを使用します。

電力効率の優れた ADC アーキテクチャは、1.5Gsps で 1.4W/ch の消費電力を実現し、低サンプリング・レートで電力スケーリングを実現します。

ダウンロード 字幕付きのビデオを表示 ビデオ

技術資料

star =TI が選定したこの製品の主要ドキュメント
結果が見つかりませんでした。検索条件をクリアしてから、再度検索を試してください。
2 をすべて表示
種類 タイトル 最新の英語版をダウンロード 日付
* データシート ADC32RF52 デュアル・チャネル、14 ビット、1.5GSPS、RF サンプリング・データ・コンバータ データシート PDF | HTML 英語版 PDF | HTML 2022年 1月 14日
アプリケーション・ノート Improve SFDR Using Calibration in High-Speed ADCs PDF | HTML 2023年 6月 19日

設計と開発

その他のアイテムや必要なリソースを参照するには、以下のタイトルをクリックして詳細ページをご覧ください。

評価ボード

ADC32RF55EVM — ADC32RF55 低 NSD (ノイズ・スペクトル密度)、デュアルチャネル、14 ビット、3GSPS、RF サンプリング ADC の評価基板

ADC32RF55 評価基板 (EVM) は、JESD204B インターフェイスを搭載した高速 A/D コンバータ (ADC) である ADC32RF55 の性能を評価するためのプラットフォームです。オンボードの電圧レギュレーション機能、クロック処理ソリューション (LMK04832)、トランス結合型アナログ入力、USB インターフェイスを採用しているので、ADC32RF55 を容易に評価できます。

FPGA メザニン・カード (FMC) コネクタ経由で TSW14J58EVM (別売り) とのインターフェイスを確立することで、JESD204B インターフェイスのデータ・キャプチャ (最大 (...)

ユーザー ガイド: PDF | HTML
評価ボード

TSW14J58EVM — データ・キャプチャ / パターン・ジェネレータ:16 レーンの JESD204B/C 搭載、1.6 ~ 24.5Gbps 対応データ・コンバータの EVM (評価基板)

TSW14J58 評価基板 (EVM) は次世代のデータ・キャプチャ・カードであり、高速 A/D コンバータ (ADC) と高速 D/A コンバータ (DAC) とアナログ・フロント・エンド (AFE) で構成された TI の JESD204B/C ファミリの性能評価に使用できます。

Xilinx® Kintex™ UltraScale+™ FPGA (フィールド・プログラマブル・ゲートアレイ) を実装済み、かつ JESD204B/C の IP (知的財産) ソリューションを使用している TSW14J58EVM は、1.6Gbps ~ 24.5Gbps (...)

ユーザー ガイド: PDF | HTML
シミュレーション・ツール

PSPICE-FOR-TI — TI Design / シミュレーション・ツール向け PSpice®

PSpice® for TI は、各種アナログ回路の機能評価に役立つ、設計とシミュレーション向けの環境です。設計とシミュレーションに適したこのフル機能スイートは、Cadence® のアナログ分析エンジンを使用しています。PSpice for TI は無償で使用でき、アナログや電源に関する TI の製品ラインアップを対象とする、業界でも有数の大規模なモデル・ライブラリが付属しているほか、選択された一部のアナログ動作モデルも利用できます。

設計とシミュレーション向けの環境である PSpice for TI (...)
パッケージ ピン数 ダウンロード
VQFNP (RTD) 64 オプションの表示

購入と品質

記載されている情報:
  • RoHS
  • REACH
  • デバイスのマーキング
  • リード端子の仕上げ / ボールの原材料
  • MSL 定格 / ピーク リフロー
  • MTBF/FIT 推定値
  • 材質成分
  • 認定試験結果
  • 継続的な信頼性モニタ試験結果
記載されている情報:
  • ファブの拠点
  • 組み立てを実施した拠点

推奨製品には、この TI 製品に関連するパラメータ、評価基板、またはリファレンス デザインが存在する可能性があります。

サポートとトレーニング

TI E2E™ フォーラムでは、TI のエンジニアからの技術サポートを提供

コンテンツは、TI 投稿者やコミュニティ投稿者によって「現状のまま」提供されるもので、TI による仕様の追加を意図するものではありません。使用条件をご確認ください。

TI 製品の品質、パッケージ、ご注文に関するお問い合わせは、TI サポートをご覧ください。​​​​​​​​​​​​​​

ビデオ