Integrated VCO Yes Output frequency (Min) (MHz) 10 Output frequency (Max) (MHz) 1344 Normalized PLL phase noise (dBc/Hz) -231 Current consumption (mA) 39 1/f noise (10-kHz offset at 1-GHz carrier) (dBc/Hz) -124 open-in-new その他の RF PLL / シンセサイザ


  • Any Frequency from 10 MHz to 1344 MHz
  • Low Phase Noise and Spurs
    • –123 dBc/Hz at 12.5 kHz Offset at 480 MHz
    • –145 dBc/Hz at 1 MHz Offset at 480 MHz
    • Normalized PLL Noise Floor of –231 dBc/Hz
    • Spurious Better Than –75 dBc/Hz
  • New FastLock to Reduce Lock Time
  • A Novel Technique to Remove Integer Boundary
  • Integrated 5-V Charge Pump and Output Divider
    for External VCO Operation
  • 2-, 4- and 8-Level or Arbitrary Level Direct Digital
    FSK Modulation
  • One TX/RX Output or Two Fanout Outputs
  • Crystal, XO or Differential Reference Clock Input
  • Low Current Consumption
    • 39-mA Typical Synthesizer Mode (Internal
    • 9-mA Typical PLL Mode (External VCO)
  • 24-Bit Fractional-N Delta Sigma Modulator
open-in-new その他の RF PLL / シンセサイザ


The LMX2571 is a low-power, high-performance, wideband PLLatinum RF synthesizer that integrates a delta-sigma fractional N PLL, multiple core voltage-controlled oscillator (VCO), programmable output dividers and two output buffers. The VCO cores work up to 5.376 GHz resulting in continuous output frequency range of 10 MHz to 1344 MHz.

This synthesizer can also be used with an external VCO. To that end, a dedicated 5-V charge pump and an output divider are available for this configuration.

A unique programmable multiplier is also incorporated to help improve spurs, allowing the system to use every channel even if it falls on an integer boundary.

The output has an integrated SPDT switch that can be used as a transmit/receive switch in FDD radio application. Both outputs can also be turned on to provide 2 outputs at the same time.

The LMX2571 supports direct digital FSK modulation through programming or pins. Discrete level FSK, pulse shaping FSK, and analog FM modulation are supported.

A new FastLock technique can be used allowing the user to step from one frequency to the next in less than 1.5 ms even when an external VCO is used with a narrow band loop filter.

open-in-new その他の RF PLL / シンセサイザ


star = TI が選択したこの製品の主要ドキュメント
すべて表示 6
種類 タイトル 英語版のダウンロード 日付
* データシート LMX2571 Low-Power, High-Performance PLLatinum RF Synthesizer with FSK Modulation データシート (Rev. A) 2016年 6月 1日
技術記事 How to implement FM modulation 2017年 8月 3日
アプリケーション・ノート LMX2571 FSK application note 2017年 5月 30日
セレクション・ガイド TI Components for Aerospace and Defense Guide (Rev. E) 2017年 3月 22日
アプリケーション・ノート プログラム可能な入力マルチプライヤによる整数境界スプリアスの最小化 英語版をダウンロード 2017年 3月 6日
技術記事 Timing is Everything: Improving integer boundary spurs in fractional PLL synthesizers 2015年 8月 5日




評価ボード ダウンロード
document-generic ユーザー・ガイド

The LMX2571EVM is an evaluation board for the LMX2571 which is a frequency synthesizer with low noise, high performance integrated VCO. The VCO core is a low noise 5GHz VCO, after the output channel divider, the divided down frequencies are 10MHz to 1400MHz.

The internal VCO is bypassable, allowing (...)

  • External VCO option
  • Output channel divider supports 10MHz to 1400MHz operations
  • Direct digital FSK modulation
  • One TX/RX output or two fanout outputs
  • Crystal, XO or differential reference clock input


アプリケーション・ソフトウェアとフレームワーク ダウンロード
テキサス・インスツルメンツ PLLatinum シミュレータ・ツール
PLLATINUMSIM-SW The PLLatinum Simulator Tool allows detailed design and simulation of  the Texas Instruments LMX series of PLLs and Synthesizers.
  • Part Selection based on current, cost, phase noise, and package
  • Filter Design up for passive and active filters up to 4th Order
  • Simulation of phase noise including PLL, Fractional Engine, VCO, Input, Dividers, and Loop Filter
  • Simulation of spurs including phase detector and fractional.
  • Simulation of (...)
アプリケーション・ソフトウェアとフレームワーク ダウンロード
TICSPRO-SW The TICS Pro software is used to program the evaluation modules (EVMs) for device numbers with these prefixes: CDC, LMK and LMX. These devices include PLLs and voltage-controlled oscillators (PLL+VCO), synthesizers and clocking devices.
  • Program EVMs through the USB2ANY Interface Adaptor or onboard USB interface.
  • Export programming configurations for use in end application.


設計ツール ダウンロード
Clock tree architect プログラミング・ソフトウェア
CLOCK-TREE-ARCHITECT Clock tree architect はクロック・ツリーの合成ツールであり、開発中システムの要件に基づいてクロック・ツリー・ソリューションを生成する方法で、お客様の設計プロセスの効率化に貢献します。このツールは、多様なクロック供給製品を収録した包括的なデータベースからデータを抽出し、システム・レベルのマルチチップ・クロック供給ソリューションを生成します。
  • 入力周波数、出力周波数、クロックの形式、クロックの数など、お客様固有の設計要件を受け入れ
  • ノイズ・フロアや位相決定の要件など、多様で高度な仕様を考慮に入れて、複数のクロック・ツリーを生成
  • 明確で直観的なブロック図を提示
  • 各製品とシステムに関する主な性能指標 (面積、価格、ジッタ、電力) を推定
  • 今後参照できるように、データシート、トレーニング資料、ソフトウェア・ツールなどへのクイック・リンクを含めた設計レポートを生成


リファレンス・デザイン ダウンロード
シングルセル・バッテリで動作する低消費電力 RF PLL シンセサイザのリファレンス・デザイン
TIDA-00886 — TIDA-00886 は高性能ワイドバンド PLLatinum™ 低消費電力 RF シンセサイザ LMX2571 と DC/DC 昇降圧コンバータ  TPS63050 を使用しており、シングルセル・バッテリを電源としています。  DC/DC 昇降圧コンバータ TPS63050 が (...)
document-generic 回路 document-generic ユーザー・ガイド

CAD/CAE シンボル

パッケージ ピン数 ダウンロード
(NJK) 36 オプションの表示


  • RoHS
  • デバイスのマーキング
  • リード端子の仕上げ / ボールの原材料
  • MSL rating/ リフローピーク温度
  • MTBF/FIT の推定値
  • 原材料組成
  • 認定試験結果
  • 継続的な信頼性モニタ試験結果

おすすめの製品には、この TI 製品に関連するパラメータ、評価モジュール、またはリファレンス・デザインが含まれている場合があります。


TI E2E™ Forums (英語) では、TI のエンジニアからの技術サポートが活用できます

コンテンツは、TI 投稿者やコミュニティ投稿者によって「現状のまま」提供されるもので、TI による仕様の追加を意図するものではありません。使用条件をご確認ください

TI 製品の品質、パッケージ、ご注文に関する質問は、TI サポートのページをご覧ください。


TI のトレーニングとビデオをすべて表示