ホーム アンプ オペアンプ (OP アンプ) 高速オペアンプ (50MHz 以上のゲイン帯域幅:GBW)
NEW

TLV2365

アクティブ

50MHz、単一電源、レール ツー レール オペアンプ

製品詳細

Architecture FET / CMOS Input, Voltage FB Number of channels 2 Total supply voltage (+5 V = 5, ±5 V = 10) (min) (V) 2.2 Total supply voltage (+5 V = 5, ±5 V = 10) (max) (V) 5.5 GBW (typ) (MHz) 50 BW at Acl (MHz) 80 Acl, min spec gain (V/V) 1 Slew rate (typ) (V/µs) 27 Vn at flatband (typ) (nV√Hz) 4.5 Vn at 1 kHz (typ) (nV√Hz) 4.5 Iq per channel (typ) (mA) 4.6 Vos (offset voltage at 25°C) (max) (mV) 1.9 Rail-to-rail In, Out Features Zero Crossover Rating Catalog Operating temperature range (°C) -40 to 125 CMRR (typ) (dB) 115 Input bias current (max) (pA) 20 Offset drift (typ) (µV/°C) 0.4 Iout (typ) (mA) 85
Architecture FET / CMOS Input, Voltage FB Number of channels 2 Total supply voltage (+5 V = 5, ±5 V = 10) (min) (V) 2.2 Total supply voltage (+5 V = 5, ±5 V = 10) (max) (V) 5.5 GBW (typ) (MHz) 50 BW at Acl (MHz) 80 Acl, min spec gain (V/V) 1 Slew rate (typ) (V/µs) 27 Vn at flatband (typ) (nV√Hz) 4.5 Vn at 1 kHz (typ) (nV√Hz) 4.5 Iq per channel (typ) (mA) 4.6 Vos (offset voltage at 25°C) (max) (mV) 1.9 Rail-to-rail In, Out Features Zero Crossover Rating Catalog Operating temperature range (°C) -40 to 125 CMRR (typ) (dB) 115 Input bias current (max) (pA) 20 Offset drift (typ) (µV/°C) 0.4 Iout (typ) (mA) 85
SOIC (D) 8 29.4 mm² 4.9 x 6
  • ゲイン帯域幅:50MHz
  • ゼロ・クロスオーバー歪みトポロジ:
    • CMRR:115dB (代表値)
    • レール・ツー・レール入出力
      • 電源レールを 100mV 超える入力
  • ノイズ:4.5nV/√Hz
  • スルーレート:27V/µs
  • 高速セトリング:0.2µs で 0.01%
  • 精度:
    • オフセットのドリフト:2µV/℃ (最大値)
    • 入力バイアス電流:20pA (最大値)
  • 動作電圧2.2V~5.5V
  • ゲイン帯域幅:50MHz
  • ゼロ・クロスオーバー歪みトポロジ:
    • CMRR:115dB (代表値)
    • レール・ツー・レール入出力
      • 電源レールを 100mV 超える入力
  • ノイズ:4.5nV/√Hz
  • スルーレート:27V/µs
  • 高速セトリング:0.2µs で 0.01%
  • 精度:
    • オフセットのドリフト:2µV/℃ (最大値)
    • 入力バイアス電流:20pA (最大値)
  • 動作電圧2.2V~5.5V

TLV365 および TLV2365 デバイス ( TLVx365) は、ゼロクロスオーバー、レール・ツー・レール入出力の CMOS オペアンプのファミリで、低電圧およびコスト重視のアプリケーション向けに最適化されています。低ノイズ (4.5nV/√Hz) および高速動作 (50MHz のゲイン帯域幅) であることから、これらのデバイスはローサイド電流センシング、オーディオ、シグナル・コンディショニング、センサ増幅などのアプリケーションのサンプリング A/D コンバータ (ADC) を駆動するのに最適です。

特長として、優れた同相除去比 (CMRR)、クロスオーバー歪みがない入力段、高い入力インピーダンス、およびレール・ツー・レールの入出力スイング能力が挙げられます。入力同相範囲には、負と正の電源の両方が含まれています。出力電圧のスイングは、レールの 10mV の範囲内です。

TLVx365 は、−40℃~+125℃での動作が規定されています。

TLV365 および TLV2365 デバイス ( TLVx365) は、ゼロクロスオーバー、レール・ツー・レール入出力の CMOS オペアンプのファミリで、低電圧およびコスト重視のアプリケーション向けに最適化されています。低ノイズ (4.5nV/√Hz) および高速動作 (50MHz のゲイン帯域幅) であることから、これらのデバイスはローサイド電流センシング、オーディオ、シグナル・コンディショニング、センサ増幅などのアプリケーションのサンプリング A/D コンバータ (ADC) を駆動するのに最適です。

特長として、優れた同相除去比 (CMRR)、クロスオーバー歪みがない入力段、高い入力インピーダンス、およびレール・ツー・レールの入出力スイング能力が挙げられます。入力同相範囲には、負と正の電源の両方が含まれています。出力電圧のスイングは、レールの 10mV の範囲内です。

TLVx365 は、−40℃~+125℃での動作が規定されています。

ダウンロード 字幕付きのビデオを表示 ビデオ

技術資料

star =TI が選定したこの製品の主要ドキュメント
結果が見つかりませんでした。検索条件をクリアしてから、再度検索を試してください。
1 をすべて表示
種類 タイトル 最新の英語版をダウンロード 日付
* データシート TLVx36550MHz、ゼロ・クロスオーバー、高 CMRR、RRIO オペアンプ データシート (Rev. B 翻訳版) PDF | HTML 英語版 (Rev.B) PDF | HTML 2023年 10月 11日

設計と開発

その他のアイテムや必要なリソースを参照するには、以下のタイトルをクリックして詳細ページをご覧ください。

評価ボード

DEM-OPA-SO-2A — Dual op amp evaluation module for SO-8 package

The DEM-OPA-SO-2A demonstration evaluation module helps designers evaluate the operation and performance of TI dual-channel, high-speed, wideband operational amplifiers. This unpopulated printed-circuit board (PCB) is compatible with products offered in the 8-lead SOIC (D) package.

For more (...)

ユーザー ガイド: PDF
計算ツール

ANALOG-ENGINEER-CALC — アナログ技術者向けカリキュレータ

アナログ・エンジニア向けカリキュレータは、アナログ回路設計エンジニアが日常的に繰り返し行っている計算の多くを迅速化します。この PC ベース・ツールはグラフィカル・インターフェイスにより、帰還抵抗を使用したオペアンプのゲイン設定から、A/D コンバータ(ADC)のドライブ・バッファ回路の安定化に最適な部品の選択に至るまで、一般的に行われている各種計算のリストを表示します。スタンドアロン・ツールとして使用できるほか、『アナログ回路設計式一覧ポケット・ガイド』で説明されているコンセプトと組み合わせることもできます。
計算ツール

VOLT-DIVIDER-CALC — Voltage divider calculation tool

The voltage divider calculation tool (VOLT-DIVIDER-CALC) quickly determines a set of resistors for a voltage divider. This KnowledgeBase JavaScript utility can be used to find a set of resistors for a voltage divider to achieve the desired output voltage. VOLT-DIVIDER-CALC can also be used to (...)
シミュレーション・ツール

PSPICE-FOR-TI — TI Design / シミュレーション・ツール向け PSpice®

PSpice® for TI は、各種アナログ回路の機能評価に役立つ、設計とシミュレーション向けの環境です。設計とシミュレーションに適したこのフル機能スイートは、Cadence® のアナログ分析エンジンを使用しています。PSpice for TI は無償で使用でき、アナログや電源に関する TI の製品ラインアップを対象とする、業界でも有数の大規模なモデル・ライブラリが付属しているほか、選択された一部のアナログ動作モデルも利用できます。

設計とシミュレーション向けの環境である PSpice for TI (...)
シミュレーション・ツール

TINA-TI — SPICE ベースのアナログ・シミュレーション・プログラム

TINA-TI は、DC 解析、過渡解析、周波数ドメイン解析など、SPICE の標準的な機能すべてを搭載しています。TINA には多彩な後処理機能があり、結果を必要なフォーマットにすることができます。仮想計測機能を使用すると、入力波形を選択し、回路ノードの電圧や波形を仮想的に測定することができます。TINA の回路キャプチャ機能は非常に直観的であり、「クイックスタート」を実現できます。

TINA-TI をインストールするには、約 500MB が必要です。インストールは簡単です。必要に応じてアンインストールも可能です。(そのようなことはないと思いますが)

TINA は DesignSoft (...)

ユーザー ガイド: PDF
英語版 (Rev.A): PDF
パッケージ ピン数 ダウンロード
SOIC (D) 8 オプションの表示

購入と品質

記載されている情報:
  • RoHS
  • REACH
  • デバイスのマーキング
  • リード端子の仕上げ / ボールの原材料
  • MSL 定格 / ピーク リフロー
  • MTBF/FIT 推定値
  • 材質成分
  • 認定試験結果
  • 継続的な信頼性モニタ試験結果
記載されている情報:
  • ファブの拠点
  • 組み立てを実施した拠点

サポートとトレーニング

TI E2E™ フォーラムでは、TI のエンジニアからの技術サポートを提供

コンテンツは、TI 投稿者やコミュニティ投稿者によって「現状のまま」提供されるもので、TI による仕様の追加を意図するものではありません。使用条件をご確認ください。

TI 製品の品質、パッケージ、ご注文に関するお問い合わせは、TI サポートをご覧ください。​​​​​​​​​​​​​​

ビデオ