TLV6742

アクティブ

デュアル、5.5V、10MHz、低ノイズ (4.6nV/√Hz) オペアンプ

製品詳細

Number of channels 2 Total supply voltage (+5 V = 5, ±5 V = 10) (max) (V) 5.5 Total supply voltage (+5 V = 5, ±5 V = 10) (min) (V) 1.7 Rail-to-rail Out GBW (typ) (MHz) 10 Slew rate (typ) (V/µs) 4.5 Vos (offset voltage at 25°C) (max) (mV) 1 Iq per channel (typ) (mA) 0.99 Vn at 1 kHz (typ) (nV√Hz) 4.6 Rating Catalog Operating temperature range (°C) -40 to 125 Offset drift (typ) (µV/°C) 0.2 Features Cost Optimized, EMI Hardened CMRR (typ) (dB) 110 Iout (typ) (A) 0.068 Architecture CMOS Input common mode headroom (to negative supply) (typ) (V) 0 Input common mode headroom (to positive supply) (typ) (V) -1.2 Output swing headroom (to negative supply) (typ) (V) 0.005 Output swing headroom (to positive supply) (typ) (V) -0.005
Number of channels 2 Total supply voltage (+5 V = 5, ±5 V = 10) (max) (V) 5.5 Total supply voltage (+5 V = 5, ±5 V = 10) (min) (V) 1.7 Rail-to-rail Out GBW (typ) (MHz) 10 Slew rate (typ) (V/µs) 4.5 Vos (offset voltage at 25°C) (max) (mV) 1 Iq per channel (typ) (mA) 0.99 Vn at 1 kHz (typ) (nV√Hz) 4.6 Rating Catalog Operating temperature range (°C) -40 to 125 Offset drift (typ) (µV/°C) 0.2 Features Cost Optimized, EMI Hardened CMRR (typ) (dB) 110 Iout (typ) (A) 0.068 Architecture CMOS Input common mode headroom (to negative supply) (typ) (V) 0 Input common mode headroom (to positive supply) (typ) (V) -1.2 Output swing headroom (to negative supply) (typ) (V) 0.005 Output swing headroom (to positive supply) (typ) (V) -0.005
SOIC (D) 8 29.4 mm² 4.9 x 6 SOT-23-THN (DDF) 8 8.12 mm² 2.9 x 2.8 TSSOP (PW) 8 19.2 mm² 3 x 6.4 VSSOP (DGK) 8 14.7 mm² 3 x 4.9 WSON (DSG) 8 4 mm² 2 x 2 X2QFN (RUG) 10 3 mm² 1.5 x 2
  • 低い広帯域ノイズ:3.5nV/√Hz
  • ゲイン帯域幅:10MHz
  • 低い入力バイアス電流:±3pA
  • 低いオフセット電圧:0.15mV
  • 低い入力オフセット電圧ドリフト:±0.2µV/°C
  • レール・ツー・レール出力
  • ユニティ・ゲイン安定
  • 低い IQ
    • TLV6741:890µA/Ch
    • TLV6742/4:990µA/Ch
  • 広い電源電圧範囲:
    • TLV6741:2.25V~5.5V
    • TLV6742/4:1.7V~5.5V
  • 堅牢な EMIRR 性能:2.4GHz 時に 71dB
  • 低い広帯域ノイズ:3.5nV/√Hz
  • ゲイン帯域幅:10MHz
  • 低い入力バイアス電流:±3pA
  • 低いオフセット電圧:0.15mV
  • 低い入力オフセット電圧ドリフト:±0.2µV/°C
  • レール・ツー・レール出力
  • ユニティ・ゲイン安定
  • 低い IQ
    • TLV6741:890µA/Ch
    • TLV6742/4:990µA/Ch
  • 広い電源電圧範囲:
    • TLV6741:2.25V~5.5V
    • TLV6742/4:1.7V~5.5V
  • 堅牢な EMIRR 性能:2.4GHz 時に 71dB

TLV674x ファミリには、 3.5nV/√Hz の低いノイズ指数と 10MHz の広い帯域幅を備えた、シングル (TLV6741)、デュアル (TLV6742)、クワッド・チャネルの汎用 CMOS オペアンプ があります。低いノイズと広い帯域幅を特長とする TLV674x ファミリのデバイスは、コストと性能のバランスが求められる各種の高精度アプリケーションにおいて魅力的な製品です。また、TLV674x ファミリの入力バイアス電流は、ソース・インピーダンスが高いアプリケーションにも対応します。

TLV674x ファミリは堅牢に設計されており、ユニティ・ゲイン安定性、RFI/EMI 除去フィルタ内蔵、オーバードライブ条件で位相反転が発生しない、高い静電放電 (ESD) 保護 (2kV HBM) という特長があるため回路設計が容易です。さらに、オープン・ループ出力インピーダンスが抵抗性であるため、非常に大きな容量性負荷でも簡単に安定化できます。

このオペアンプ・ファミリは、TLV6741 では最低 2.25V (±1.125 V)、TLV6742 と TLV6744 では最低 1.7V (±0.85 V) の低電圧動作に最適化されています。すべてのデバイスは最高 5.5V (±2.75 V) で動作し、-40℃~125℃ の温度範囲で動作が規定されています。

シングル・チャネルの TLV6741 は、小型の SC70-5 パッケージで供給されます。デュアル・チャネルの TLV6742 は、小型の 1.5mm × 2.0mm X2QFN パッケージを含む複数のパッケージ・オプションで供給されます。

TLV674x ファミリには、 3.5nV/√Hz の低いノイズ指数と 10MHz の広い帯域幅を備えた、シングル (TLV6741)、デュアル (TLV6742)、クワッド・チャネルの汎用 CMOS オペアンプ があります。低いノイズと広い帯域幅を特長とする TLV674x ファミリのデバイスは、コストと性能のバランスが求められる各種の高精度アプリケーションにおいて魅力的な製品です。また、TLV674x ファミリの入力バイアス電流は、ソース・インピーダンスが高いアプリケーションにも対応します。

TLV674x ファミリは堅牢に設計されており、ユニティ・ゲイン安定性、RFI/EMI 除去フィルタ内蔵、オーバードライブ条件で位相反転が発生しない、高い静電放電 (ESD) 保護 (2kV HBM) という特長があるため回路設計が容易です。さらに、オープン・ループ出力インピーダンスが抵抗性であるため、非常に大きな容量性負荷でも簡単に安定化できます。

このオペアンプ・ファミリは、TLV6741 では最低 2.25V (±1.125 V)、TLV6742 と TLV6744 では最低 1.7V (±0.85 V) の低電圧動作に最適化されています。すべてのデバイスは最高 5.5V (±2.75 V) で動作し、-40℃~125℃ の温度範囲で動作が規定されています。

シングル・チャネルの TLV6741 は、小型の SC70-5 パッケージで供給されます。デュアル・チャネルの TLV6742 は、小型の 1.5mm × 2.0mm X2QFN パッケージを含む複数のパッケージ・オプションで供給されます。

ダウンロード 字幕付きのビデオを表示 ビデオ

お客様が関心を持ちそうな類似品

open-in-new 代替品と比較
比較対象デバイスと同等の機能で、ピン互換製品
TLV9062 アクティブ デュアル、5.5V、10MHz オペアンプ Faster slew rate (6.5 V/us), lower power (0.538 mA)

技術資料

star =TI が選定したこの製品の主要ドキュメント
結果が見つかりませんでした。検索条件をクリアしてから、再度検索を試してください。
3 をすべて表示
種類 タイトル 最新の英語版をダウンロード 日付
* データシート TLV6741、TLV6742、TLV6744 10MHz、低い広帯域ノイズ、RRO、オペアンプ データシート (Rev. I 翻訳版) PDF | HTML 英語版 (Rev.I) PDF | HTML 2021年 11月 5日
アプリケーション・ノート Charge Amplifier Circuit PDF | HTML 2021年 11月 8日
Analog Design Journal Second-sourcing options for small-package amplifiers 2018年 3月 26日

設計と開発

その他のアイテムや必要なリソースを参照するには、以下のタイトルをクリックして詳細ページをご覧ください。

評価ボード

DUAL-DIYAMP-EVM — デュアルチャネル・ユニバーサル DIY アンプ回路の評価基板

DUAL-DIYAMP-EVM はエンジニアと DIY ユーザーに実際のアンプ回路を提供し、短時間での設計コンセプトの評価やシミュレーションの検証を可能にするユニークな評価モジュール(EVM)ファミリです。業界標準の SOIC-8 パッケージに封止されたデュアル・パッケージのオペアンプ向けに設計されています。この EVM により、反転/非反転アンプ、サレンキー型フィルタ、複数のフィードバック・フィルタ、リファレンス・バッファ付き差動アンプ、デュアル・フィードバック付き分離抵抗 Riso、シングルエンド入力から差動出力への変換、差動入力から差動出力への変換、2 (...)
ユーザー ガイド: PDF
シミュレーション・モデル

Collection of test circuits in TINA-TI to accompany AN1516 (Rev. A)

SBOMBI0A.ZIP (1293 KB) - TINA-TI Reference Design
シミュレーション・モデル

TLV6742 PSpice Model (Rev. C)

SBOMB35C.ZIP (22 KB) - PSpice Model
シミュレーション・モデル

TLV6742 TINA-TI Reference Design

SBOMB36.TSC (97 KB) - TINA-TI Reference Design
シミュレーション・モデル

TLV6742 TINA-TI Reference Design for Charge Amplifier Circuit

SBOMBX8.TSC (112 KB) - TINA-TI Reference Design
シミュレーション・モデル

TLV6742 TINA-TI SPICE Model

SBOMB37.ZIP (4 KB) - TINA-TI Spice Model
計算ツール

ANALOG-ENGINEER-CALC — アナログ技術者向けカリキュレータ

アナログ・エンジニア向けカリキュレータは、アナログ回路設計エンジニアが日常的に繰り返し行っている計算の多くを迅速化します。この PC ベース・ツールはグラフィカル・インターフェイスにより、帰還抵抗を使用したオペアンプのゲイン設定から、A/D コンバータ(ADC)のドライブ・バッファ回路の安定化に最適な部品の選択に至るまで、一般的に行われている各種計算のリストを表示します。スタンドアロン・ツールとして使用できるほか、『アナログ回路設計式一覧ポケット・ガイド』で説明されているコンセプトと組み合わせることもできます。
設計ツール

CIRCUIT060013 — T ネットワーク帰還回路搭載、反転アンプ

このデザインは入力信号 VIN を反転し、1000V/V 言い換えると 60dB の信号ゲインを達成します。T 帰還回路搭載の反転アンプは、値が小さい R4 や値が大きい帰還抵抗なしで高いゲインを取得するために使用できます。
設計ツール

CIRCUIT060015 — 調整可能なリファレンス電圧回路

この回路は、反転と非反転のアンプ回路を 1 つに組み合わせ、入力電圧の負の値から入力電圧までの可変の基準電圧を生成します。ゲインを増加して、負の最高基準電圧のレベルを増やすこともできます。
設計ツール

CIRCUIT060074 — コンパレータによるハイサイド電流センシング回路

このハイサイド電流センシング・ソリューションは、レール・ツー・レール入力同相範囲に対応している 1 個のコンパレータを使用し、負荷電流が 1A を上回った合にコンパレータの出力端子 (COMP OUT) で過電流アラート (OC-Alert) 信号を生成します。この実装は、OC-Alert 信号をアクティブ・ローに設定しています。したがって、1A のスレッショルドを上回ったときに、コンパレータの出力がローになります。負荷電流が 0.5 A (50% 減少) に低下すると OC-Alert が論理 HIGH (...)
シミュレーション・ツール

PSPICE-FOR-TI — TI Design / シミュレーション・ツール向け PSpice®

PSpice® for TI は、各種アナログ回路の機能評価に役立つ、設計とシミュレーション向けの環境です。設計とシミュレーションに適したこのフル機能スイートは、Cadence® のアナログ分析エンジンを使用しています。PSpice for TI は無償で使用でき、アナログや電源に関する TI の製品ラインアップを対象とする、業界でも有数の大規模なモデル・ライブラリが付属しているほか、選択された一部のアナログ動作モデルも利用できます。

設計とシミュレーション向けの環境である PSpice for TI (...)
シミュレーション・ツール

TINA-TI — SPICE ベースのアナログ・シミュレーション・プログラム

TINA-TI は、DC 解析、過渡解析、周波数ドメイン解析など、SPICE の標準的な機能すべてを搭載しています。TINA には多彩な後処理機能があり、結果を必要なフォーマットにすることができます。仮想計測機能を使用すると、入力波形を選択し、回路ノードの電圧や波形を仮想的に測定することができます。TINA の回路キャプチャ機能は非常に直観的であり、「クイックスタート」を実現できます。

TINA-TI をインストールするには、約 500MB が必要です。インストールは簡単です。必要に応じてアンインストールも可能です。(そのようなことはないと思いますが)

TINA は DesignSoft (...)

ユーザー ガイド: PDF
英語版 (Rev.A): PDF
パッケージ ピン数 ダウンロード
SOIC (D) 8 オプションの表示
SOT-23-THN (DDF) 8 オプションの表示
TSSOP (PW) 8 オプションの表示
VSSOP (DGK) 8 オプションの表示
WSON (DSG) 8 オプションの表示
X2QFN (RUG) 10 オプションの表示

購入と品質

記載されている情報:
  • RoHS
  • REACH
  • デバイスのマーキング
  • リード端子の仕上げ / ボールの原材料
  • MSL 定格 / ピーク リフロー
  • MTBF/FIT 推定値
  • 材質成分
  • 認定試験結果
  • 継続的な信頼性モニタ試験結果
記載されている情報:
  • ファブの拠点
  • 組み立てを実施した拠点

サポートとトレーニング

TI E2E™ フォーラムでは、TI のエンジニアからの技術サポートを提供

コンテンツは、TI 投稿者やコミュニティ投稿者によって「現状のまま」提供されるもので、TI による仕様の追加を意図するものではありません。使用条件をご確認ください。

TI 製品の品質、パッケージ、ご注文に関するお問い合わせは、TI サポートをご覧ください。​​​​​​​​​​​​​​

ビデオ