トップ

製品の詳細

パラメータ

Number of channels (#) 2 Total supply voltage (Max) (+5V=5, +/-5V=10) 40 Total supply voltage (Min) (+5V=5, +/-5V=10) 4.5 Rail-to-rail In to V-, Out GBW (Typ) (MHz) 1 Slew rate (Typ) (V/us) 3.5 Vos (offset voltage @ 25 C) (Max) (mV) 2.5 Iq per channel (Typ) (mA) 0.15 Vn at 1 kHz (Typ) (nV/rtHz) 33 Rating Catalog Operating temperature range (C) -40 to 125 Offset drift (Typ) (uV/C) 2 Features Cost Optimized, EMI Hardened CMRR (Typ) (dB) 110 Output current (Typ) (mA) 60 Architecture CMOS open-in-new その他の 汎用オペアンプ

パッケージ|ピン|サイズ

SOIC (D) 8 19 mm² 4.9 x 3.9 TSSOP (PW) 8 19 mm² 3 x 6.4 open-in-new その他の 汎用オペアンプ

特長

  • 低いオフセット電圧:±0.5mV
  • 低いオフセット電圧ドリフト係数:±2µV/°C
  • 低ノイズ:33nV/√Hz (1kHz 時)
  • 高い同相除去:110dB
  • 低いバイアス電流:±10pA
  • レール・ツー・レール出力
  • 広い帯域幅:1MHz GBW
  • 高いスルーレート:3V/µs
  • 低い静止電流:アンプごとに 150µA
  • 広い電源電圧範囲:±2.25V~±20V、4.5V~40V
  • 堅牢な EMI 性能:1GHz で 72dB
  • 多重化対応/コンパレータ入力
    • 差動および同相入力電圧範囲は電源レールまで
  • 業界標準パッケージ
    • シングル:SOT-23-5、SC70
    • デュアル:SOIC-8、TSSOP-8、VSSOP-8
    • クワッド: SOIC-14およびTSSOP-14

All trademarks are the property of their respective owners.

open-in-new その他の 汎用オペアンプ

概要

TLV930x ファミリ (TLV9301、TLV9302、TLV9304) は 40V の、コスト最適化されたオペアンプのファミリです。これらのデバイスは、レール・ツー・レール出力、低いオフセット (標準値 ±0.5mV)、低いオフセット・ドリフト係数 (標準値 ±2µV/°C)、1MHz の帯域幅などの優れた汎用 DC および AC 仕様を備えています。

広い差動入力電圧範囲、大きな出力電流 (±60mA)、高いスルーレート (3V/µs) などの便利な特長から、TLV930x は高電圧でコストの制約が厳しいアプリケーションに適した堅牢なオペアンプです。

TLV930x ファミリのオペアンプは標準パッケージで供給され、-40℃~125℃で動作が規定されています。

open-in-new その他の 汎用オペアンプ
ダウンロード

技術資料

= TI が選択したこの製品の主要ドキュメント
結果が見つかりませんでした。検索条件をクリアして、もう一度検索を行ってください。 すべて表示 9
種類 タイトル 英語版のダウンロード 日付
* データシート TLV930x コスト重視システム向け 40V、1MHz、RRO オペアンプ データシート (Rev. A 翻訳版) 最新の英語版をダウンロード (Rev.B) 2019年 8月 26日
技術記事 What is an op amp? 2020年 1月 21日
アプリケーション・ノート MUX 対応高精度オペアンプ (Rev. A 翻訳版) 英語版をダウンロード (Rev.A) 2019年 12月 17日
アプリケーション・ノート ハイサイド電流センシング回路の設計 (Rev. A 翻訳版) 英語版をダウンロード (Rev.A) 2019年 6月 11日
アプリケーション・ノート Using an Operational Amplifier as a Low Cost Multiplexer 2019年 4月 9日
アプリケーション・ノート AN-31 Op Amp Circuit Collection 2019年 3月 4日
技術記事 Designing tiny microphone circuits with the industry’s smallest op amp 2018年 4月 12日
技術記事 How to lay out a PCB for high-performance, low-side current-sensing designs 2018年 2月 6日
技術記事 Low-side current sensing for high-performance cost-sensitive applications 2018年 1月 22日

設計と開発

追加の事項や他のリソースを参照するには、以下のタイトルをクリックすると、詳細ページを表示できます。

ハードウェア開発

評価基板 ダウンロード
document-generic ユーザー・ガイド
概要

DIP-Adapter-EVM は、オペアンプの迅速なプロトタイプ製作とテストを可能にする評価モジュールです。小型の表面実装 IC とのインターフェイスを迅速、容易、低コストで実現します。付属の Samtec 端子ストリップか、回路への直接配線により、サポートされているオペアンプを接続できます。

DIP-Adapter-EVM キットは、業界標準の最も一般的なパッケージをサポートしています:

  • D と U(SOIC-8)
  • PW(TSSOP-8)
  • DGK(MSOP-8、VSSOP-8)
  • DBV(SOT23-6、SOT23-5、SOT23-3)
  • DCK(SC70-6、SC70-5)
  • DRL(SOT563-6)
特長
  • SMT IC のプロトタイプ製作を簡素化
  • 6 種類の一般的なパッケージ・タイプをサポート
  • 低コスト
評価基板 ダウンロード
document-generic ユーザー・ガイド
20
概要
DUAL-DIYAMP-EVM はエンジニアと DIY ユーザーに実際のアンプ回路を提供し、短時間での設計コンセプトの評価やシミュレーションの検証を可能にするユニークな評価モジュール(EVM)ファミリです。業界標準の SOIC-8 パッケージに封止されたデュアル・パッケージのオペアンプ向けに設計されています。この EVM により、反転/非反転アンプ、サレンキー型フィルタ、複数のフィードバック・フィルタ、リファレンス・バッファ付き差動アンプ、デュアル・フィードバック付き分離抵抗 Riso、シングルエンド入力から差動出力への変換、差動入力から差動出力への変換、2 個のオペアンプを使用する計測アンプ、並列オペアンプなどの回路構成を実現できます。

DUAL-DIYAMP-EVM ファミリは迅速で容易なプロトタイピングを可能にし、一般的な 0805 または 0603 表面実装部品を使用します。さまざまな組み合わせの構成により、シンプルなアンプ回路から複雑なシグナル・チェーンに至るまで、多様な評価回路の設計が可能です。すべての評価モジュールはブレッドボード、SMA(SubMiniature version A)、ヘッダ/有線インターフェイス接続と互換で、さらに、ほとんどの A/D コンバータ(ADC)や D/A コンバータ(DAC)評価モジュールとの相互互換性を確保しています。

また、DUAL-DIYAMP-EVM の最適化されたレイアウトは、ブレッドボード・プロトタイピングによる寄生容量を低減します。DUAL-DIYAMP-EVM ファミリの使用により、データシートからシミュレーション、シミュレーション検証まで、設計を迅速に進めることができます。

注:ボードに部品は実装されていません。オペアンプ・デバイスのサンプルも合わせてご注文ください。
特長
  • 10 種類の回路構成から選択可能:非反転型、反転型、アクティブ・フィルタ、リファレンス・バッファ付き差動アンプなど
  • 複数のインターフェイス・オプション:SMA、ヘッダ、ブレッドボード、有線
  • 0805 サイズ向けに設計、0603 サイズにも対応
  • PCB 裏面にシルクスクリーンで回路図を提供

設計ツールとシミュレーション

シミュレーション・モデル ダウンロード
SBOMAX4A.ZIP (3 KB) - PSpice Model
シミュレーション・モデル ダウンロード
SBOMAX5B.TSC (88 KB) - TINA-TI Reference Design
シミュレーション・モデル ダウンロード
SBOMAX6A.ZIP (4 KB) - TINA-TI Spice Model
シミュレーション・ツール ダウンロード
PSpice® for TI design and simulation tool
PSPICE-FOR-TI — PSpice® for TI は、各種アナログ回路の機能評価に役立つ、設計とシミュレーション向けの環境です。設計とシミュレーションに適したこのフル機能スイートは、Cadence® のアナログ分析エンジンを使用しています。PSpice for TI は無償で使用でき、アナログや電源に関する TI の製品ラインアップを対象とする、業界でも有数の大規模なモデル・ライブラリが付属しているほか、選択された一部のアナログ動作モデルも利用できます。

設計とシミュレーション向けの環境である PSpice for TI を使用すると、内蔵のライブラリを活用して、複雑なミックスド・シグナル設計のシミュレーションを実施することができます。完成度の高い最終機器を設計し、レイアウトの確定や製造開始より前に、ソリューションのプロトタイプを製作することができます。この結果、市場投入期間の短縮と開発コストの削減を実現できます。 

設計とシミュレーション向けのツールである PSpice for TI の環境内で、各種 TI デバイスの検索、製品ラインアップの参照、テスト・ベンチの起動、設計のシミュレーションを実施し、選定したデバイスをさらに分析することができます。また、複数の TI デバイスを組み合わせてシミュレーションを実行することもできます。

事前ロード済みの複数のモデルで構成されたライブラリ全体に加えて、PSpice for TI ツール内で各種 TI デバイスの最新の技術関連資料に簡単にアクセスすることもできます。開発中のアプリケーションに適したデバイスを選定できたことを確認した後、TI 製品の購入ページにアクセスして、その製品を購入することができます。 

PSpice for TI を使用すると、回路の検討から設計の開発や検証まで、作業の進展に合わせて設計サイクルの各段階で、シミュレーションのニーズに適した各種ツールにアクセスできます。コスト不要で入手でき、開発を容易に開始できます。設計とシミュレーションに適した PSpice スイートをダウンロードして、今すぐ設計を開始してください。

 開発の開始

  1. PSpice for TI シミュレータへのアクセスの申請
  2. ダウンロードとインストール
  3. シミュレーション方法説明ビデオのご視聴
特長
  • Cadence の PSpice テクノロジーを活用
  • デジタル・モデル・スイートが付属する事前インストール済みのライブラリを活用して、ワーストケース・タイミング分析を実現可能
  • 動的更新により、最新のデバイス・モデルに確実にアクセス可能
  • 精度の低下を招かずに、シミュレーション速度を重視して最適化済み
  • 複数製品の同時分析をサポート
  • OrCAD Capture フレームワークを土台とし、業界で最も幅広く使用されている回路図のキャプチャとシミュレーションの環境へのアクセスを実現
  • オフライン作業が可能
  • 以下の点を含め、多様な動作条件とデバイス公差にまたがって設計を検証
    • 自動的な測定と後処理
    • モンテカルロ分析法
    • ワーストケース分析
    • 熱解析
シミュレーション・ツール ダウンロード
計算ツール ダウンロード
アナログ技術者向けカリキュレータ
ANALOG-ENGINEER-CALC — アナログ・エンジニア向けカリキュレータは、アナログ回路設計エンジニアが日常的に繰り返し行っている計算の多くを迅速化します。この PC ベース・ツールはグラフィカル・インターフェイスにより、帰還抵抗を使用したオペアンプのゲイン設定から、A/D コンバータ(ADC)のドライブ・バッファ回路の安定化に最適な部品の選択に至るまで、一般的に行われている各種計算のリストを表示します。スタンドアロン・ツールとして使用できるほか、『アナログ回路設計式一覧ポケット・ガイド』で説明されているコンセプトと組み合わせることもできます。
特長
  • A/D コンバータ(ADC)と D/A コンバータ(DAC)の回路設計を迅速化
    • ノイズの計算
    • 一般的な単位変換
  • アンプ回路設計の一般的な問題を解決
    • 標準的な抵抗を使用してゲインを選択
    • フィルタの構成
    • 一般的なアンプ構成の総ノイズ
  • PCB 寄生成分の計算(R、L、C など)
  • 一般的なセンサのセンサ出力値の算定(RTD、熱電対など)
  • 受動回路の一般的な問題を解決(受動部品を使用する電圧デバイダなど)
設計ツール ダウンロード
SBOC531.ZIP (6 KB)
設計ツール ダウンロード
SBOC563.ZIP (6 KB)
設計ツール ダウンロード
SBOC564.ZIP (7 KB)
設計ツール ダウンロード
SBOC585.ZIP (6 KB)

CAD/CAE シンボル

パッケージ ピン数 ダウンロード
SOIC (D) 8 オプションの表示
SOT-23-THIN (DDF) 8 オプションの表示
TSSOP (PW) 8 オプションの表示

購入と品質

サポートとトレーニング

TI E2E™ Forums (英語) では、TI のエンジニアからの技術サポートが活用できます

コンテンツは、TI 投稿者やコミュニティ投稿者によって「現状のまま」提供されるもので、TI による仕様の追加を意図するものではありません。使用条件をご確認ください

TI 製品の品質、パッケージ、ご注文に関する質問は、TI サポートのページをご覧ください。

トレーニング・シリーズ

TI のトレーニングとビデオをすべて表示

ビデオ

関連ビデオ