製品の詳細

Number of channels (#) 2 Total supply voltage (Max) (+5V=5, +/-5V=10) 40 Total supply voltage (Min) (+5V=5, +/-5V=10) 4.5 Rail-to-rail In, Out GBW (Typ) (MHz) 10 Slew rate (Typ) (V/us) 30 Vos (offset voltage @ 25 C) (Max) (mV) 1.7 Iq per channel (Typ) (mA) 2.4 Vn at 1 kHz (Typ) (nV/rtHz) 8 Rating Catalog Operating temperature range (C) -40 to 125 Offset drift (Typ) (uV/C) 1.5 Features Cost Optimized, EMI Hardened, MUX Friendly, Small Size CMRR (Typ) (dB) 110 Output current (Typ) (mA) 65 Architecture CMOS
Number of channels (#) 2 Total supply voltage (Max) (+5V=5, +/-5V=10) 40 Total supply voltage (Min) (+5V=5, +/-5V=10) 4.5 Rail-to-rail In, Out GBW (Typ) (MHz) 10 Slew rate (Typ) (V/us) 30 Vos (offset voltage @ 25 C) (Max) (mV) 1.7 Iq per channel (Typ) (mA) 2.4 Vn at 1 kHz (Typ) (nV/rtHz) 8 Rating Catalog Operating temperature range (C) -40 to 125 Offset drift (Typ) (uV/C) 1.5 Features Cost Optimized, EMI Hardened, MUX Friendly, Small Size CMRR (Typ) (dB) 110 Output current (Typ) (mA) 65 Architecture CMOS
SOIC (D) 8 19 mm² 4.9 x 3.9 SOT-23-THN (DDF) 8 8 mm² 2.9 x 2.8 TSSOP (PW) 8 19 mm² 3 x 6.4 VSSOP (DGK) 8 15 mm² 3 x 4.9
  • Low offset voltage: ±400 µV
  • Low offset voltage drift: ±1.25 µV/°C
  • Low noise: 8.5 nV/√Hz at 1 kHz, 6 nV/√Hz broadband
  • High common-mode rejection: 110 dB
  • Low bias current: ±10 pA
  • Rail-to-rail output
  • Wide bandwidth: 10.6-MHz GBW, unity-gain stable
  • High slew rate: 25 V/µs
  • Low quiescent current: 2.6 mA per amplifier
  • Wide supply: ±2.25 V to ±20 V, 4.5 V to 40 V
  • Robust EMIRR performance
  • Low offset voltage: ±400 µV
  • Low offset voltage drift: ±1.25 µV/°C
  • Low noise: 8.5 nV/√Hz at 1 kHz, 6 nV/√Hz broadband
  • High common-mode rejection: 110 dB
  • Low bias current: ±10 pA
  • Rail-to-rail output
  • Wide bandwidth: 10.6-MHz GBW, unity-gain stable
  • High slew rate: 25 V/µs
  • Low quiescent current: 2.6 mA per amplifier
  • Wide supply: ±2.25 V to ±20 V, 4.5 V to 40 V
  • Robust EMIRR performance

The TLV936x family (TLV9361, TLV9362, and TLV9364) is a family of 40-V cost-optimized operational amplifiers.

These devices offer strong DC and AC specifications, including rail-to-rail output, low offset (±400 µV, typ), low offset drift (±1.25 µV/°C, typ), and 10.6-MHz bandwidth.

Features such as EMIRR filtering, high output current (±60 mA), and high slew rate (25 V/µs) make the TLV936x a robust operational amplifier for high-voltage, cost-sensitive applications.

The TLV936x family of op amps is available in standard packages and is specified from –40°C to 125°C.

The TLV936x family (TLV9361, TLV9362, and TLV9364) is a family of 40-V cost-optimized operational amplifiers.

These devices offer strong DC and AC specifications, including rail-to-rail output, low offset (±400 µV, typ), low offset drift (±1.25 µV/°C, typ), and 10.6-MHz bandwidth.

Features such as EMIRR filtering, high output current (±60 mA), and high slew rate (25 V/µs) make the TLV936x a robust operational amplifier for high-voltage, cost-sensitive applications.

The TLV936x family of op amps is available in standard packages and is specified from –40°C to 125°C.

ダウンロード

技術資料

star = TI が選択したこの製品の主要ドキュメント
結果が見つかりませんでした。検索条件をクリアして、もう一度検索を行ってください。
6 資料すべて表示
種類 タイトル 英語版のダウンロード 日付
* データシート TLV936x 10-MHz, 40-V, RRO, Operational Amplifier for Cost-Sensitive Systems データシート 2021年 11月 9日
技術記事 What is an op amp? 2020年 1月 21日
Analog design journal Second-sourcing options for small-package amplifiers 2018年 3月 26日
技術記事 How to lay out a PCB for high-performance, low-side current-sensing designs 2018年 2月 6日
技術記事 Low-side current sensing for high-performance cost-sensitive applications 2018年 1月 22日
技術記事 Voltage and current sensing in HEV/EV applications 2017年 11月 22日

設計と開発

追加の事項や他のリソースを参照するには、以下のタイトルをクリックすると、詳細ページを表示できます。

評価ボード

DIP-ADAPTER-EVM — DIP アダプタの評価基板

DIP-Adapter-EVM は、オペアンプの迅速なプロトタイプ製作とテストを可能にする評価モジュールです。小型の表面実装 IC とのインターフェイスを迅速、容易、低コストで実現します。付属の Samtec 端子ストリップか、回路への直接配線により、サポートされているオペアンプを接続できます。

DIP-Adapter-EVM キットは、業界標準の最も一般的なパッケージをサポートしています:

  • D と U(SOIC-8)
  • PW(TSSOP-8)
  • DGK(MSOP-8、VSSOP-8)
  • DBV(SOT23-6、SOT23-5、SOT23-3)
  • DCK(SC70-6、SC70-5)
  • DRL(SOT563-6)
在庫あり
制限: 5
評価ボード

SMALL-AMP-DIP-EVM — SMALL-AMP-DIP-EVM

The Small-Amp-DIP-EVM speeds up small package op amp prototyping by providing a fast and easy way to interface with many industry-standard small-size packages. The Small-Amp-DIP-EVM supports 8 small package options including: DPW-5 (X2SON), DSG-8 (WSON), DCN-8 (SOT), DDF-8 (SOT), RUG-10 (X2QFN), (...)
在庫あり
制限: 5
シミュレーション・モデル

TLV9362 TINA-TI Reference Design

SBOMBY7.TSC (42 KB) - TINA-TI Reference Design
シミュレーション・ツール

PSPICE-FOR-TI — PSpice® for TI design and simulation tool

PSpice® for TI は、各種アナログ回路の機能評価に役立つ、設計とシミュレーション向けの環境です。設計とシミュレーションに適したこのフル機能スイートは、Cadence® のアナログ分析エンジンを使用しています。PSpice for TI は無償で使用でき、アナログや電源に関する TI の製品ラインアップを対象とする、業界でも有数の大規模なモデル・ライブラリが付属しているほか、選択された一部のアナログ動作モデルも利用できます。

設計とシミュレーション向けの環境である PSpice for TI (...)
シミュレーション・ツール

TINA-TI — SPICE ベースのアナログ・シミュレーション・プログラム

TINA-TI は、DC 解析、過渡解析、周波数ドメイン解析など、SPICE の標準的な機能すべてを搭載しています。TINA には多彩な後処理機能があり、結果を必要なフォーマットにすることができます。仮想計測機能を使用すると、入力波形を選択し、回路ノードの電圧や波形を仮想的に測定することができます。TINA の回路キャプチャ機能は非常に直観的であり、「クイックスタート」を実現できます。

TINA-TI をインストールするには、約 500MB が必要です。インストールは簡単です。必要に応じてアンインストールも可能です。(そのようなことはないと思いますが)

TINA は DesignSoft (...)

計算ツール

ANALOG-ENGINEER-CALC — アナログ技術者向けカリキュレータ

アナログ・エンジニア向けカリキュレータは、アナログ回路設計エンジニアが日常的に繰り返し行っている計算の多くを迅速化します。この PC ベース・ツールはグラフィカル・インターフェイスにより、帰還抵抗を使用したオペアンプのゲイン設定から、A/D コンバータ(ADC)のドライブ・バッファ回路の安定化に最適な部品の選択に至るまで、一般的に行われている各種計算のリストを表示します。スタンドアロン・ツールとして使用できるほか、『アナログ回路設計式一覧ポケット・ガイド』で説明されているコンセプトと組み合わせることもできます。
設計ツール

CIRCUIT060013 — Inverting amplifier with T-network feedback circuit

この設計は入力信号、VIN を反転し、信号ゲイン 1000V/V または 60dB を適用します。T 帰還回路搭載の反転アンプは、値が小さい R4 や値が大きい帰還抵抗なしで高いゲインを取得するために使用できます。
設計ツール

CIRCUIT060015 — 調整可能なリファレンス電圧回路

この回路は、反転と非反転のアンプ回路を 1 つに組み合わせ、入力電圧の負の値から入力電圧までの可変の基準電圧を生成します。ゲインを増加して、負の最高基準電圧のレベルを増やすこともできます。
設計ツール

CIRCUIT060074 — High-side current sensing with comparator circuit

This high-side, current sensing solution uses one comparator with a rail-to-rail input common mode range to create an over-current alert (OC-Alert) signal at the comparator output (COMP OUT) if the load current rises above 1 A. The OC-Alert signal in this implementation is active low. So when the (...)
パッケージ ピン数 ダウンロード
SOIC (D) 8 オプションの表示
SOT-23-THIN (DDF) 8 オプションの表示
TSSOP (PW) 8 オプションの表示
VSSOP (DGK) 8 オプションの表示

購入と品質

含まれる情報:
  • RoHS
  • REACH
  • デバイスのマーキング
  • リード端子の仕上げ / ボールの原材料
  • MSL rating/ リフローピーク温度
  • MTBF/FIT の推定値
  • 原材料組成
  • 認定試験結果
  • 継続的な信頼性モニタ試験結果

サポートとトレーニング

TI E2E™ Forums (英語) では、TI のエンジニアからの技術サポートが活用できます

コンテンツは、TI 投稿者やコミュニティ投稿者によって「現状のまま」提供されるもので、TI による仕様の追加を意図するものではありません。使用条件をご確認ください

TI 製品の品質、パッケージ、ご注文に関する質問は、TI サポートのページをご覧ください。

ビデオ