トップ

製品の詳細

パラメータ

Datarate (Mbps) 10/100/1000 Interface type RGMII, SGMII Number of ports Single Rating Catalog Features Cable diagnostics, IEEE 1588 SOF, JTAG1149.1 Supply voltage (V) 1 and 2.5 IO supply (Typ) (V) 1.8, 2.5, 3.3 Operating temperature range (C) -40 to 105 Cable length (m) 130 open-in-new その他の イーサネット PHYs

パッケージ|ピン|サイズ

VQFN (RGZ) 48 49 mm² 7 x 7 open-in-new その他の イーサネット PHYs

特長

  • 非常に短いレイテンシ: TX < 90ns、RX < 290ns
  • 低消費電力: 457mW
  • IEC 61000-4-2で8000Vを超えるESD保護
  • EN55011 Class Bの放射基準に合致
  • RX/TXで16のRGMII遅延モードをプログラム可能
  • MDI終端抵抗を内蔵
  • MACインターフェイスの終端インピーダンスをプログラム可能
  • WoL (Wake-on-LAN) パケット検出
  • 25MHzまたは125MHzの同期クロック出力
  • IEEE 1588タイム・スタンプのサポート
  • RJ45ミラー・モード
  • IEEE 802.3 10BASE-Te、100BASE-TX、1000BASE-T仕様と完全互換
  • ケーブル診断
  • RGMIIおよびSGMII MACインターフェイス・オプション
  • I/O電圧を構成可能(3.3V、2.5V、1.8V)
  • 高速なリンク・アップ/リンク・ドロップ・モード
  • JTAGのサポート

All trademarks are the property of their respective owners.

open-in-new その他の イーサネット PHYs

概要

DP83867は堅牢で低消費電力の、必要な機能がすべて揃った物理層トランシーバで、PMDサブレイヤを内蔵しており、10BASE-Te、100BASE-TX、1000BASE-Tの各イーサネット・プロトコルをサポートしています。DP83867はESD保護に最適化されており、IEC 61000-4-2で8kVを超える保護を実現しています(直接接触)。

DP83867は、10/100/1000MbpsのイーサネットLANを簡単に実装できるよう設計されています。外部の変圧器を通して、ツイストペアのメディアへ直接接続が可能です。このデバイスは、Reduced GMII (RGMII)、または組み込みクロック・シリアルGMII (SGMII)によりMAC層へ直接接続されます。

DP83867は、同期イーサネット・クロック出力など、高精度のクロック同期を提供します。低レイテンシであり、IEEE 1588のフレーム開始検出も行います。

DP83867は低消費電力に設計されており、完全な動作時の消費電力はわずか457mWです。Wake-on-LANを使用して、システムの消費電力を低減できます。

open-in-new その他の イーサネット PHYs
ダウンロード

技術資料

= TI が選択したこの製品の主要ドキュメント
結果が見つかりませんでした。検索条件をクリアして、もう一度検索を行ってください。 すべて表示 17
種類 タイトル 英語版のダウンロード 日付
* データシート DP83867E/IS/CS 堅牢で耐性の高い小型の10/100/1000イーサネット物理層トランシーバ データシート (Rev. B 翻訳版) 最新の英語版をダウンロード (Rev.C) 2017年 8月 2日
技術記事 Top 3 considerations for harsh industrial Ethernet 2019年 11月 4日
アプリケーション・ノート 88E1512 to DP83867 and DP83869 System Rollover 2019年 8月 30日
アプリケーション・ノート AR8031 to DP83867 and DP83869 System Rollover 2019年 8月 30日
アプリケーション・ノート Selection and Specification of Crystals for Texas Instruments Ethernet Devices 2019年 2月 6日
アプリケーション・ノート Importance of Latency in Factory Automation 2019年 2月 6日
アプリケーション・ノート Configuring Ethernet Devices with 4-Level Straps 2018年 9月 27日
アプリケーション・ノート How to Configure DP838XX for Ethernet Compliance and Loopback Testing 2017年 1月 31日
アプリケーション・ノート KSZ9031RN to DP83867CR/CS/E/IR/IS System Rollover 2016年 9月 12日
ユーザー・ガイド DP83867E SGMII EVM Users Guide 2016年 5月 13日
アプリケーション・ノート DP83867 Troubleshooting Guide 2016年 4月 6日
ユーザー・ガイド USB-2-MDIO User's Guide 2016年 2月 19日
アプリケーション・ノート RGMII Interface Timing 2015年 10月 28日
アプリケーション・ノート How to use SFDs 2015年 10月 27日
アプリケーション・ノート DP83867E/IS/CS/IR/CR RGZ Power Consumption Data 2015年 10月 7日
ユーザー・ガイド DP83867ERGZ EVM User's Guide 2015年 10月 5日
アプリケーション・ノート AN-1469 PHYTER® Design & Layout Guide 2013年 4月 26日

設計と開発

追加の事項や他のリソースを参照するには、以下のタイトルをクリックすると、詳細ページを表示できます。

ハードウェア開発

評価基板 ダウンロード
document-generic ユーザー・ガイド
199
概要

The DP83867ERGZ-R-EVM supports 1000/100/10BASE and is compliant with the IEEE 802.3 standard. This reference design supports the RGMII MAC interface.

The DP83867ERGZ-R-EVM evaluation module (EVM) for the DP83867 device includes 3 on-board status LEDs and 5-V connectors with onboard (...)

特長
  • 1000BASE-Tx IEEE 802.3 compliant
  • Meets EN55011 3m Class B emissions and immunity requirements
  • SFD IEEE 1588 timestamp
  • Wake-on LAN
  • Low power modes: Active sleep, passive sleep, IEEE power down and deep power down
評価基板 ダウンロード
document-generic ユーザー・ガイド
199
概要

The DP83867ERGZ-S-EVM supports 1000/100/10BASE and is compliant with the IEEE 802.3 standard. This reference design supports SGMII MAC interface.

The DP83867 EVM includes three onboard status LEDs, 5V connectors with onboard LDOs, and is JTAG accessible. The DP83867 EVM is capable of providing a (...)

特長
  • 1000 Base-Tx IEEE 802.3 Compliant
  • Meets EN55011 3m Class B Emissions and Immunity requirements
  • SFD IEEE 1588 timestamp
  • Wake-on-LAN
  • Low power modes: Active Sleep, Passive Sleep, IEEE Power Down, and Deep Power Down
開発キット ダウンロード
document-generic ユーザー・ガイド
399
概要
The K2G Industrial Communications Engine (ICE) enables 66AK2Gx processor developers to immediately start development, demonstration and test of industrial communication protocols for products such as PLC, bus controllers, motion control and other real-time industrial networked applications.  (...)
特長
  • 66AK2G02 C66x DSP + ARM Cortex A15 Processor at 600 MHz
  • Two programmable real-time unit (PRU) and industrial communication subsystems (PRU-ICSS)
  • PCI express 2.0 with integrated PHY
  • Gigabit ethernet port supporting 10/100/1000 Mbps data rate on RJ45 connector
  • Four 10x100 industrial ethernet connectors
  • (...)

ソフトウェア開発

アプリケーション・ソフトウェアとフレームワーク ダウンロード
USB から MDIO、シリアル管理ツール
USB-2-MDIO The USB-2-MDIO software tool lets Texas Instruments' Ethernet PHYs access the MDIO status and device control registers.  The USB-2-MDIO tool includes a LaunchPad™ Development kit for TI's MSP430™ MCUs that is interfaced with a lightweight (...)
特長
  • MDIO bus controller
  • IEEE 802.3 clause 22
  • IEEE 802.3ah clause 22 access to clause 45 registers
ドライバとライブラリ ダウンロード
イーサネット PHY の Linux ドライバとツール
ETHERNET-SW The Linux drivers for Texas Instruments' Ethernet physical layer (PHY) transceivers support communication through the serial management interface (MDC/MDIO) to configure and read PHY registers.

The USB-2-MDIO software lets you directly access the registers during debug and prototyping.  (...)

設計ツールとシミュレーション

シミュレーション・モデル ダウンロード
SNLM191A.ZIP (80 KB) - IBIS Model
シミュレーション・モデル ダウンロード
SNLM201A.ZIP (5 KB) - BSDL Model
シミュレーション・モデル ダウンロード
SNLM211.ZIP (5409 KB) - IBIS-AMI Model
シミュレーション・ツール ダウンロード
PSpice® for TI design and simulation tool
PSPICE-FOR-TI PSpice® for TI は、各種アナログの機能評価に役立つ、設計とシミュレーション向けのツールです。  さまざまな機能を持ち、設計とシミュレーションに適したこのツールは、Cadence® のアナログ分析エンジンを使用しています。PSpice for TI は無償でご使用いただけます。アナログや電源に関する TI の製品ラインアップを対象に、業界でも有数の大規模な PSpice モデル・ライブラリが付属しているほか、選択された一部のアナログ動作モデルも利用できます。 

はじめに

  • PSpice for TI ツールへのアクセスの申請
  • ツールのダウンロードとインストール
  • シミュレーション方法説明ビデオのご視聴

PSpice for TI ツールを使用すると、内蔵のモデル・ライブラリを使用して、複雑な設計のシミュレーションを実施することができます。完成度の高い最終機器を設計し、レイアウトの確定や製造開始より前に、ソリューションのプロトタイプを製作することができます。この結果、市場投入期間の短縮と開発コストの削減を実現できます。 

設計とシミュレーション向けのツールである PSpice for TI の環境内で、各種 TI デバイスの検索、製品ラインアップの参照、テスト・ベンチの起動、設計のシミュレーションを実施し、選定したデバイスをさらに分析することができます。また、複数の TI デバイスを組み合わせてシミュレーションを実行することもできます。

事前ロード済みの PSpice モデルで構成されたライブラリ全体に加えて、ツール内で各種 TI 製品情報に簡単にアクセスすることもできます。開発中のアプリケーションに適したデバイスを選定できたことを確認した後、TI 製品の購入ページにアクセスして、その製品を購入することができます。

PSpice for TI を使用すると、回路の検討から設計の開発や検証まで、作業の進展に合わせて設計サイクルの各段階で、シミュレーションのニーズに適した各種ツールにアクセスできます。  コスト不要で入手でき、開発を容易に開始できます。設計とシミュレーションに適した PSpice スイートをダウンロードして、今すぐ設計を開始してください。
特長
  • 電源とシグナル・チェーンに関する TI の製品ラインアップを網羅する、各種 PSpice モデルで構成された事前インストール済みライブラリ
  • 動的更新により、最新のデバイス・モデルに確実にアクセス可能
  • 精度の低下を招かずに、シミュレーション速度を重視して最適化済み
  • 複数製品の同時分析をサポート
  • Cadence の PSpice テクノロジーを活用
  • OrCAD Capture フレームワークを土台とし、業界で最も幅広く使用されている回路図のキャプチャとシミュレーションの環境へのアクセスを実現
  • オフライン作業に対応し、柔軟性のあるスタンドアロン・ツール
シミュレーション・ツール ダウンロード

リファレンス・デザイン

リファレンス・デザイン ダウンロード
EMI/EMC 準拠、産業用温度、デュアル・ポート・ギガビット・イーサネット、リファレンス・デザイン
TIDA-00204 2 個の産業用グレード DP83867IR ギガビット・イーサネット PHY のほか、 イーサネット MAC やスイッチを集積した Sitara™ ホスト・プロセッサの性能評価を可能にするリファレンス・デザインです。EMI や EMC (...)
document-generic 回路 document-generic ユーザー・ガイド document-generic 英語版をダウンロード (Rev.B)

CAD/CAE シンボル

パッケージ ピン数 ダウンロード
VQFN (RGZ) 48 オプションの表示

購入と品質

サポートとトレーニング

TI E2E™ Forums (英語) では、TI のエンジニアからの技術サポートが活用できます

コンテンツは、TI 投稿者やコミュニティ投稿者によって「現状のまま」提供されるもので、TI による仕様の追加を意図するものではありません。使用条件をご確認ください

TI 製品の品質、パッケージ、ご注文に関する質問は、TI サポートのページをご覧ください。

トレーニング・シリーズ

TI のトレーニングとビデオをすべて表示

ビデオ

関連ビデオ