パワー・グッドとイネーブル搭載、1A、10V、低ドロップアウト電圧レギュレータ

トップ

製品の詳細

パラメータ

Output options Adjustable Output, Fixed Output Iout (Max) (A) 1 Vin (Max) (V) 10 Vin (Min) (V) 2.7 Vout (Max) (V) 5.5 Vout (Min) (V) 1.2 Fixed output options (V) 1.5, 1.8, 2.5, 2.7, 2.8, 3, 3.3, 5 Noise (uVrms) 55 Iq (Typ) (mA) 0.08 Thermal resistance θJA (°C/W) 33 Load capacitance (Min) (µF) 10 Rating Catalog Regulated outputs (#) 1 Features Enable, Power Good Accuracy (%) 2 PSRR @ 100 KHz (dB) 29 Dropout voltage (Vdo) (Typ) (mV) 230 Operating temperature range (C) -40 to 125 open-in-new その他の リニア・レギュレータ(LDO)

パッケージ|ピン|サイズ

HTSSOP (PWP) 20 42 mm² 6.5 x 6.4 SOIC (D) 8 19 mm² 4.9 x 3.9 SOIC (D) 8 19 mm² 3.91 x 4.9 open-in-new その他の リニア・レギュレータ(LDO)

特長

  • Input Voltage Range: 2.7 V to 10 V
  • Low-Dropout Voltage: 230 mV typical at 1 A (TPS76850)
  • 2% Tolerance Over Specified Conditions for Fixed-Output Versions
  • Open Drain Power Good (See TPS767xx for Power-On Reset With 200-ms Delay Option)
  • Ultralow 85 µA Typical Quiescent Current
  • Available in 1.5-V, 1.8-V, 2.5-V, 2.7-V, 2.8-V, 3.0-V, 3.3-V, 5.0-V Fixed Output and Adjustable (1.2 V to 5.5 V) Versions
  • Fast Transient Response
  • Thermal Shutdown Protection
  • SOIC-8 (D) and TSSOP-20 (PWP) Package

All trademarks are the property of their respective owners.

open-in-new その他の リニア・レギュレータ(LDO)

概要

This device is designed to have a fast transient response and be stable with 10 µF capacitors. This combination provides high performance at a reasonable cost.

Since the PMOS device behaves as a low-value resistor, the dropout voltage is very low (typically 230 mV at an output current of 1 A for the TPS76850) and is directly proportional to the output current. Additionally, because the PMOS pass element is a voltage-driven device, the quiescent current is very low and independent of output loading (typically 85 µA over the full range of output current, 0 mA to 1 A). These two key specifications yield a significant improvement in operating life for battery-powered systems. This LDO family also features a shutdown mode; applying a TTL high signal to EN (enable) shuts down the regulator, reducing the quiescent current to less than 1 µA at TJ = 25°C.

Power good (PG) is an active high output, which can be used to implement a power-on reset or a low-battery indicator.

open-in-new その他の リニア・レギュレータ(LDO)
ダウンロード

技術資料

= TI が選択したこの製品の主要ドキュメント
結果が見つかりませんでした。検索条件をクリアして、もう一度検索を行ってください。 すべて表示 11
種類 タイトル 英語版のダウンロード 日付
* データシート Fast-Transient-Response 1-A Low-Dropout Voltage Regulators データシート 2006年 1月 30日
技術記事 LDO basics: capacitor vs. capacitance 2018年 8月 1日
技術記事 LDO Basics: Preventing reverse current 2018年 7月 25日
アプリケーション・ノート PowerPAD™ Thermally Enhanced Package 2018年 7月 6日
技術記事 LDO basics: introduction to quiescent current 2018年 6月 20日
アプリケーション・ノート LDO Noise Demystified 2017年 8月 9日
アプリケーション・ノート LDO PSRR Measurement Simplified 2017年 8月 9日
技術記事 LDO basics: noise – part 1 2017年 6月 14日
アプリケーション・ノート Thermal Printer Reference Design Using TM4C1233H6PM 2014年 3月 27日
アプリケーション・ノート 熱特性強化型パッケージPowerPAD™ (Rev. G 翻訳版) 最新の英語版をダウンロード (Rev.H) 2013年 10月 18日
ユーザー・ガイド Low Cost Isolated Power Supply for PoE Applications 2003年 5月 20日

設計と開発

追加の事項や他のリソースを参照するには、以下のタイトルをクリックすると、詳細ページを表示できます。

ハードウェア開発

評価基板 ダウンロード
document-generic ユーザー・ガイド
199
概要
特長
  • 96-kHz Input Sample Rate Support
  • 2.0, Mono and 2.1 Capable
  • Operates in BTL or PBTL
  • Flexible input signal routing (USB, Coaxial SPDIF and External I2S)
  • Demonstration, Evaluation and Development environment via the PurePath Console 3 software (GUI)
評価基板 ダウンロード
document-generic ユーザー・ガイド
299
概要
The TPS65981EVM is a complete reference design for USB Type-C and Power Delivery Applications featuring a variable DC/DC architecture to optimize board layout and minimize BOM cost.  In addition, when paired with the DP-EXPANSION-EVM the user can emulate a full-featured USB Type-C PD host or device.
特長
  • USB Type-C testing and verification
  • USB Power Delivery testing and verification
  • Application Emulation (EPOS, TV, Monitor, Charger)
  • Powered from single supply and bus-powered capable
  • DisplayPort Alternate Mode and USB Data verification (when used with DP-EXPANSION-EVM)

設計ツールとシミュレーション

シミュレーション・モデル ダウンロード
SLVMB63.ZIP (30 KB) - PSpice Model
シミュレーション・モデル ダウンロード
SLVMB64.ZIP (2 KB) - PSpice Model
シミュレーション・モデル ダウンロード
SLVMB65.ZIP (2 KB) - PSpice Model
シミュレーション・モデル ダウンロード
SLVMB66.ZIP (30 KB) - PSpice Model
シミュレーション・モデル ダウンロード
SLVMB67.ZIP (2 KB) - PSpice Model
シミュレーション・モデル ダウンロード
SLVMB68.ZIP (30 KB) - PSpice Model
シミュレーション・モデル ダウンロード
SLVMB69.ZIP (2 KB) - PSpice Model
シミュレーション・モデル ダウンロード
SLVMB70.ZIP (29 KB) - PSpice Model
シミュレーション・モデル ダウンロード
SLVMB71.ZIP (2 KB) - PSpice Model
シミュレーション・モデル ダウンロード
SLVMB72.ZIP (2 KB) - PSpice Model
シミュレーション・モデル ダウンロード
SLVMB73.ZIP (29 KB) - PSpice Model
シミュレーション・モデル ダウンロード
SLVMB74.ZIP (2 KB) - PSpice Model
シミュレーション・モデル ダウンロード
SLVMB75.ZIP (2 KB) - PSpice Model
シミュレーション・モデル ダウンロード
SLVMB76.ZIP (2 KB) - PSpice Model
シミュレーション・モデル ダウンロード
SLVMB77.ZIP (29 KB) - PSpice Model
シミュレーション・モデル ダウンロード
SLVMB78.ZIP (30 KB) - PSpice Model
シミュレーション・モデル ダウンロード
SLVMB79.ZIP (31 KB) - PSpice Model
シミュレーション・モデル ダウンロード
SLVMB80.ZIP (31 KB) - PSpice Model
シミュレーション・ツール ダウンロード
PSpice® for TI design and simulation tool
PSPICE-FOR-TI PSpice® for TI は、各種アナログの機能評価に役立つ、設計とシミュレーション向けのツールです。  さまざまな機能を持ち、設計とシミュレーションに適したこのツールは、Cadence® のアナログ分析エンジンを使用しています。PSpice for TI は無償でご使用いただけます。アナログや電源に関する TI の製品ラインアップを対象に、業界でも有数の大規模な PSpice モデル・ライブラリが付属しているほか、選択された一部のアナログ動作モデルも利用できます。 

はじめに

  • PSpice for TI ツールへのアクセスの申請
  • ツールのダウンロードとインストール
  • シミュレーション方法説明ビデオのご視聴

PSpice for TI ツールを使用すると、内蔵のモデル・ライブラリを使用して、複雑な設計のシミュレーションを実施することができます。完成度の高い最終機器を設計し、レイアウトの確定や製造開始より前に、ソリューションのプロトタイプを製作することができます。この結果、市場投入期間の短縮と開発コストの削減を実現できます。 

設計とシミュレーション向けのツールである PSpice for TI の環境内で、各種 TI デバイスの検索、製品ラインアップの参照、テスト・ベンチの起動、設計のシミュレーションを実施し、選定したデバイスをさらに分析することができます。また、複数の TI デバイスを組み合わせてシミュレーションを実行することもできます。

事前ロード済みの PSpice モデルで構成されたライブラリ全体に加えて、ツール内で各種 TI 製品情報に簡単にアクセスすることもできます。開発中のアプリケーションに適したデバイスを選定できたことを確認した後、TI 製品の購入ページにアクセスして、その製品を購入することができます。

PSpice for TI を使用すると、回路の検討から設計の開発や検証まで、作業の進展に合わせて設計サイクルの各段階で、シミュレーションのニーズに適した各種ツールにアクセスできます。  コスト不要で入手でき、開発を容易に開始できます。設計とシミュレーションに適した PSpice スイートをダウンロードして、今すぐ設計を開始してください。
特長
  • 電源とシグナル・チェーンに関する TI の製品ラインアップを網羅する、各種 PSpice モデルで構成された事前インストール済みライブラリ
  • 動的更新により、最新のデバイス・モデルに確実にアクセス可能
  • 精度の低下を招かずに、シミュレーション速度を重視して最適化済み
  • 複数製品の同時分析をサポート
  • Cadence の PSpice テクノロジーを活用
  • OrCAD Capture フレームワークを土台とし、業界で最も幅広く使用されている回路図のキャプチャとシミュレーションの環境へのアクセスを実現
  • オフライン作業に対応し、柔軟性のあるスタンドアロン・ツール

リファレンス・デザイン

リファレンス・デザイン ダウンロード
Power DUO Sink 200 W USB-C PD のリファレンス・デザイン
TIDA-050014 — The Power DUO Sink 200W USB-C PD Reference Design is a complete USB PD Sink reference design that allows users to select their USB PD sink voltage.
document-generic 回路 document-generic ユーザー・ガイド document-generic 英語版をダウンロード
リファレンス・デザイン ダウンロード
自己ブート型オーディオ・システム
TIDA-00609 The purpose of this TI Design is to provide the designer hardware and software tools that can be used as reference for audio systems. The new revision of the PurePath™ Console Motherboard (RevF) adds stand-alone, self-booting capabilities to allow making compelling demos with any EVM that is (...)
document-generic 回路 document-generic ユーザー・ガイド

CAD/CAE シンボル

パッケージ ピン数 ダウンロード
HTSSOP (PWP) 20 オプションの表示
SOIC (D) 8 オプションの表示

購入と品質

サポートとトレーニング

TI E2E™ Forums (英語) では、TI のエンジニアからの技術サポートが活用できます

コンテンツは、TI 投稿者やコミュニティ投稿者によって「現状のまま」提供されるもので、TI による仕様の追加を意図するものではありません。使用条件をご確認ください

TI 製品の品質、パッケージ、ご注文に関する質問は、TI サポートのページをご覧ください。

トレーニング・シリーズ

TI のトレーニングとビデオをすべて表示

ビデオ

関連ビデオ