大電流(4A)、高精度(0.75%)、低ノイズ(4 .4μVRMS)LDO 電圧レギュレータ

トップ

製品の詳細

パラメータ

Output options Adjustable Output, Programmable Output Iout (Max) (A) 4 Vin (Max) (V) 6.5 Vin (Min) (V) 1.1 Vout (Max) (V) 5.1 Vout (Min) (V) 0.8 Noise (uVrms) 4.4 Iq (Typ) (mA) 2.8 Thermal resistance θJA (°C/W) 43 Approx. price (US$) 2.49 | 1ku Load capacitance (Min) (µF) 47 Rating Catalog Regulated outputs (#) 1 Features Enable, Foldback Overcurrent Protection, Output Discharge, Power Good, Soft Start Accuracy (%) 0.75 PSRR @ 100 KHz (dB) 25 Dropout voltage (Vdo) (Typ) (mV) 150 Operating temperature range (C) -40 to 125 open-in-new その他の リニア・レギュレータ(LDO)

パッケージ|ピン|サイズ

VQFN (RGR) 20 12 mm² 3.5 x 3.5 open-in-new その他の リニア・レギュレータ(LDO)

特長

  • Low Dropout: 150 mV (Typical) at 4 A
  • 0.75% (Maximum) Accuracy Over Line, Load, and Temperature With BIAS
  • Output Voltage Noise:
    • 4.4 µVRMS at 0.8-V Output
    • 7.7 µVRMS at 5.1-V Output
  • Input Voltage Range:
    • Without BIAS: 1.4 V to 6.5 V
    • With BIAS: 1.1 V to 6.5 V
  • ANY-OUT™ Operation:
    • Output Voltage Range: 0.8 V to 3.95 V
  • Adjustable Operation:
    • Output Voltage Range: 0.8 V to 5.1 V
  • Power-Supply Ripple Rejection:
    • 40 dB at 500 kHz
  • Excellent Load Transient Response
  • Adjustable Soft-Start In-Rush Control
  • Open-Drain Power-Good (PG) Output
  • Stable with a 47-µF or Larger Ceramic Output Capacitor
  • θJC = 3.4°C/W
  • 3.5-mm × 3.5-mm, 20-Pin VQFN

All trademarks are the property of their respective owners.

open-in-new その他の リニア・レギュレータ(LDO)

概要

The TPS7A85A is a low-noise (4.4 µVRMS), low dropout linear regulator (LDO) capable of sourcing 4 A with only 240 mV of maximum dropout. The device output voltage is pin-programmable from 0.8 V to 3.95 V and adjustable from 0.8 V to 5.1 V using an external resistor divider.

The combination of low-noise (4.4 µVRMS), high- PSRR, and high output current capability makes the TPS7A85A ideal to power noise-sensitive components such as those found in high-speed communications, video, medical, or test and measurement applications. The high performance of the TPS7A85A limits power-supply-generated phase noise and clock jitter, making this device ideal for powering high-performance serializer and deserializer (SerDes), analog-to-digital converters (ADCs), digital-to-analog converters (DACs), and RF components. Specifically, RF amplifiers benefit from the high-performance and 5.1-V output capability of the device.

For digital loads (such as application-specific integrated circuits (ASICs), field-programmable gate arrays (FPGAs), and digital signal processors (DSPs)) requiring low-input voltage, low-output (LILO) voltage operation, the exceptional accuracy (0.75% over load and temperature), remote sensing, excellent transient performance, and soft-start capabilities of the TPS7A85A ensure optimal system performance.

The versatility of the TPS7A8500A makes the device a component of choice for many demanding applications.

open-in-new その他の リニア・レギュレータ(LDO)
ダウンロード
おすすめの類似製品
open-in-new 製品の比較
機能およびパラメーターが同等の比較製品
TPS7A85 アクティブ 4-A, low-VIN, low-noise, ultra-low-dropout voltage regulator with power good with high-accuracy 高精度(1%)と向上した熱抵抗(35.4℃/W)を提供する 4A LDO レギュレータ

技術資料

= 主要な資料
結果が見つかりませんでした。検索条件をクリアして、もう一度検索を行ってください。 すべて表示 8
種類 タイトル 英語版のダウンロード 日付
* データシート TPS7A85A 4-A, High-Accuracy (0.75%), Low-Noise (4.4 μVRMS), LDO Regulator データシート 2017年 6月 6日
技術記事 LDO basics: capacitor vs. capacitance 2018年 8月 1日
技術記事 LDO Basics: Preventing reverse current 2018年 7月 25日
技術記事 LDO basics: introduction to quiescent current 2018年 6月 20日
セレクション・ガイド 低ドロップアウト(LDO)レギュレータ クイック・リファレンス・ガイド (Rev. N 翻訳版) 最新の英語版をダウンロード (Rev.P) 2017年 8月 15日
技術記事 LDO basics: noise – part 1 2017年 6月 14日
セレクション・ガイド TI Components for Aerospace and Defense Guide 2017年 3月 22日
ユーザー・ガイド TPS7A8500EVM-579 User's Guide 2016年 2月 29日

設計と開発

追加の事項や他のリソースを参照するには、以下のタイトルをクリックすると、詳細ページを表示できます。

ハードウェア開発

評価基板 ダウンロード
document-generic ユーザー・ガイド
概要

The DAC38RF80EVM is the circuit board for evaluating DAC38RF80/84/90 digital-to-analog converters (DACs). The EVM can be used to evaluate the performance of the DAC up to 9-GSPS sampling rate. It is designed to work with the FPGA-based pattern generator card TSW14J56EVM (Rev B and up). The available (...)

特長
  • Allows evaluation of DAC38RF80/84/90 up to 9-GSPS sampling rate
  • Supports up to 12.5-Gbps SerDes signaling rate across FMC
  • Two on-chip PLLs with superior phase noise to simplify system clock generation; also supports external clock mode
  • AC-coupled output with 2:1 impedance transformer for (...)
評価基板 ダウンロード
document-generic ユーザー・ガイド
概要
The DAC38RF87 evaluation module (EVM) is the circuit board for evaluating the DAC38RF87 digital-to-analog converter (DAC). The EVM can be used to evaluate the performance of the DAC up to 9-GSPS sampling rate and is designed to work with the TSW14J56EVM (Rev B and up). The available FMC connector (...)
特長
  • Allows evaluation of DAC38RF87/97 up to 9-GSPS sampling rate
  • Supports up to 12.5-Gbps SerDes signaling rate across FMC
  • Two on-chip PLLs with superior phase noise to simplify system clock generation; also supports external clock mode
  • AC-coupled output with integrated impedance transformer (DAC38RF87) for (...)
評価基板 ダウンロード
document-generic ユーザー・ガイド
概要

The DAC38RF89 evaluation module (EVM) is the circuit board for evaluating DAC38RF89 digital-to-analog converters (DACs). The DAC38RFEVM can be used to evaluate the performance of the DAC up to 9-GSPS sampling rate and is designed to work with the TSW14J56EVM (Rev B and up). The available FMC (...)

特長
  • Allows evaluation of DAC38RF89 up to 9-GSPS sampling rate
  • Supports up to 12.5-Gbps SerDes signaling rate across FMC
  • Two on-chip PLLs with superior phase noise to simplify system clock generation; also supports external clock mode
  • AC-coupled output with integrated impedance transformer (DAC38RF89) for (...)
評価基板 ダウンロード
document-generic ユーザー・ガイド
$29.00
概要
The TPS7A85EVM-754 evaluation module is designed for a typical configuration to evaluate the operation and performance of the TPS7A85, High-Current 4-A low dropout voltage regulator.  The EVM circuit board is configured to be a reference design for engineering applications requiring current to (...)
特長
  • Low Dropout: 180 mV (max) at 4 A
  • 1% (max) Accuracy Over Line, Load, and Temperature
  • ANY-OUT Output Voltage Range: 0.8 V to 3.95 V
  • Adjustable Output Voltage Range: 0.8 V to 5.0 V
  • High Power-Supply Ripple Rejection: 40 dB at 500 kHz
評価基板 ダウンロード
document-generic ユーザー・ガイド
$2,499.00
概要

The TSW40RF80 evaluation module (EVM) is a two-transmit two-receive (2T2R) RF-sampling transceiver reference design. The module contains the DAC38RF80 dual-channel RF-sampling digital-to-analog converter (DAC) and the ADC32RF45 dual-channel RF-sampling analog-to-digital converter (ADC).

The DAC38RF80 (...)

特長
  • RF-sampling transceiver utilizing the JESD204B interface
  • DAC38RF80 dual RF DAC with single-ended output
  • ADC32RF45 dual RF ADC with bypass option
  • LDO-less power-management solution
  • Onboard clocking solution; four different ADC clocking options, including TX PLL clock output
  • Interfaces with TSW14J56 or (...)
評価基板 ダウンロード
document-generic ユーザー・ガイド
$2,499.00
概要

The TSW40RF82 evaluation module (EVM) is a two-transmit two-receive (2T2R) RF-sampling transceiver reference design. The module contains the DAC38RF82 dual-channel RF-sampling digital-to-analog converter (DAC) and the ADC32RF45 dual-channel RF-sampling analog-to-digital converter (ADC).

The DAC38RF82 (...)

特長
  • RF-sampling transceiver utilizing the JESD204B interface
  • DAC38RF82 dual RF DAC with differential output
  • ADC32RF45 dual RF ADC with bypass option
  • LDO-less power-management solution
  • Onboard clocking solution; four different ADC clocking options, including TX PLL clock output
  • Interfaces with TSW14J56 or FPGA (...)

設計ツールとシミュレーション

シミュレーション・モデル ダウンロード
SBVM572.ZIP (3 KB) - PSpice Model
シミュレーション・モデル ダウンロード
SBVM573.ZIP (77 KB) - PSpice Model

リファレンス・デザイン

リファレンス・デザイン ダウンロード
12.8GSPS データ・アクイジション・システムで性能を最大化する低ノイズ電源のリファレンス・デザイン
TIDA-01027 — This reference design demonstrates an efficient, low noise 5-rail power-supply design for very high-speed DAQ systems capable of > 12.8 GSPS. The power supply DC/DC converters are frequency synchronized and phase-shifted in order to minimize input current ripple and control frequency content (...)
document-generic 回路 document-generic ユーザー・ガイド document-generic 英語版をダウンロード
リファレンス・デザイン ダウンロード
大電流、低ノイズのパラレル LDO のリファレンス・デザイン
TIDA-01232 This parallel low-dropout (LDO) reference design showcases the TPS7A85 low-noise LDO linear regulator in a parallel configuration, which is capable of sourcing 3.5 A per LDO or 7 A per board. Additional design flexibility includes the ability to stack this design to meet the current (...)
document-generic 回路 document-generic ユーザー・ガイド document-generic 英語版をダウンロード

CAD/CAE シンボル

パッケージ ピン数 ダウンロード
VQFN (RGR) 20 オプションの表示

購入と品質

サポートとトレーニング

TI E2E™ Forums (英語) では、TI のエンジニアからの技術サポートが活用できます

コンテンツは、TI 投稿者やコミュニティ投稿者によって「現状のまま」提供されるもので、TI による仕様の追加を意図するものではありません。使用条件をご確認ください

TI 製品の品質、パッケージ、ご注文に関する質問は、TI サポートのページをご覧ください。

トレーニング・シリーズ

TI のトレーニングとビデオをすべて表示