ホーム パワー・マネージメント ゲート・ドライバ ローサイド・ドライバ

UCC27532-Q1

アクティブ

車載、8V UVLO、35V VDD、CMOS 入力、2.5A/5A、シングルチャネル・ゲート・ドライバ

製品詳細

Number of channels 1 Power switch IGBT, MOSFET Peak output current (A) 5 Input supply voltage (min) (V) 10 Input supply voltage (max) (V) 32 Features Split Output Operating temperature range (°C) -40 to 140 Rise time (ns) 15 Fall time (ns) 7 Propagation delay time (µs) 0.017 Input threshold CMOS Channel input logic Non-Inverting, Single Input negative voltage (V) -5 Rating Automotive Undervoltage lockout (typ) (V) 8 Driver configuration Single input
Number of channels 1 Power switch IGBT, MOSFET Peak output current (A) 5 Input supply voltage (min) (V) 10 Input supply voltage (max) (V) 32 Features Split Output Operating temperature range (°C) -40 to 140 Rise time (ns) 15 Fall time (ns) 7 Propagation delay time (µs) 0.017 Input threshold CMOS Channel input logic Non-Inverting, Single Input negative voltage (V) -5 Rating Automotive Undervoltage lockout (typ) (V) 8 Driver configuration Single input
SOT-23 (DBV) 6 8.12 mm² 2.9 x 2.8
  • Qualified for Automotive Applications
  • AEC-Q100 Qualified With the Following Results:
    • Device Temperature Grade 1
    • Device HBM ESD Classification Level H2
    • Device CDM ESD Classification Level C4B
  • Low-Cost Gate Driver (offering optimal solution
    for driving FET and IGBTs)
  • Superior Replacement to Discrete Transistor Pair
    Drive (providing easy interface with controller)
  • CMOS Compatible Input-Logic Threshold (becomes
    fixed at VDD above 18 V)
  • Split Outputs Allow Separate Turnon and Turnoff
    Tuning
  • Enable with Fixed TTL Compatible Threshold
  • High 2.5-A Source and 5-A Sink Peak-Drive Currents
    at 18-V VDD
  • Wide VDD Range From 10 V up to 35 V
  • Input Pins Capable of Withstanding up to –5-V
    DC Below Ground
  • Output Held Low When Inputs are Floating or During
    VDD UVLO
  • Fast Propagation Delays (17-ns typical)
  • Fast Rise and Fall Times
    (15-ns and 7-ns typical with 1800-pF Load)
  • Undervoltage Lockout (UVLO)
  • Used as a High-Side or Low-Side Driver (if designed
    with proper bias and signal isolation)
  • Low-Cost Space-Saving 6-Pin DBV (SOT-23) Package
  • Operating Temperature Range of –40°C to 140°C
  • Qualified for Automotive Applications
  • AEC-Q100 Qualified With the Following Results:
    • Device Temperature Grade 1
    • Device HBM ESD Classification Level H2
    • Device CDM ESD Classification Level C4B
  • Low-Cost Gate Driver (offering optimal solution
    for driving FET and IGBTs)
  • Superior Replacement to Discrete Transistor Pair
    Drive (providing easy interface with controller)
  • CMOS Compatible Input-Logic Threshold (becomes
    fixed at VDD above 18 V)
  • Split Outputs Allow Separate Turnon and Turnoff
    Tuning
  • Enable with Fixed TTL Compatible Threshold
  • High 2.5-A Source and 5-A Sink Peak-Drive Currents
    at 18-V VDD
  • Wide VDD Range From 10 V up to 35 V
  • Input Pins Capable of Withstanding up to –5-V
    DC Below Ground
  • Output Held Low When Inputs are Floating or During
    VDD UVLO
  • Fast Propagation Delays (17-ns typical)
  • Fast Rise and Fall Times
    (15-ns and 7-ns typical with 1800-pF Load)
  • Undervoltage Lockout (UVLO)
  • Used as a High-Side or Low-Side Driver (if designed
    with proper bias and signal isolation)
  • Low-Cost Space-Saving 6-Pin DBV (SOT-23) Package
  • Operating Temperature Range of –40°C to 140°C

The UCC27532-Q1 device is a single-channel high-speed gate driver capable of effectively driving MOSFET and IGBT power switches by up to 2.5-A source and 5-A sink (asymmetrical drive) peak current. Strong sink capability in asymmetrical drive boosts immunity against parasitic Miller turnon effect. The UCC27532-Q1 device also features a split-output configuration where the gate-drive current is sourced through the OUTH pin and sunk through the OUTL pin. This pin arrangement allows the user to apply independent turnon and turnoff resistors to the OUTH and OUTL pins respectively and easily control the switching slew rates.

The driver has rail-to-rail drive capability and an extremely-small propagation delay of 17 ns (typically).

The UCC27532-Q1 device has a CMOS-input threshold-centered 55% rise and 45% fall in regards of VDD at VDD below or equal 18 V. When VDD is above 18 V, the input threshold remains fixed at the maximum level.

The driver has an EN pin with a fixed TTL-compatible threshold. EN is internally pulled up; pulling EN low disables driver, while leaving it open provides normal operation. The EN pin can be used as an additional input with the same performance as the IN pin.

Leaving the input pin of driver open holds the output low. The logic behavior of the driver is shown in the Timing Diagram, Input/Output Logic Truth Table, and Typical Application Diagrams.

Internal circuitry on the VDD pin provides an undervoltage-lockout function that holds the output low until the VDD supply voltage is within operating range.

The UCC27532-Q1 driver is offered in a 6-pin standard SOT-23 (DBV) package. The device operates over a wide temperature range of –40°C to 140°C.

The UCC27532-Q1 device is a single-channel high-speed gate driver capable of effectively driving MOSFET and IGBT power switches by up to 2.5-A source and 5-A sink (asymmetrical drive) peak current. Strong sink capability in asymmetrical drive boosts immunity against parasitic Miller turnon effect. The UCC27532-Q1 device also features a split-output configuration where the gate-drive current is sourced through the OUTH pin and sunk through the OUTL pin. This pin arrangement allows the user to apply independent turnon and turnoff resistors to the OUTH and OUTL pins respectively and easily control the switching slew rates.

The driver has rail-to-rail drive capability and an extremely-small propagation delay of 17 ns (typically).

The UCC27532-Q1 device has a CMOS-input threshold-centered 55% rise and 45% fall in regards of VDD at VDD below or equal 18 V. When VDD is above 18 V, the input threshold remains fixed at the maximum level.

The driver has an EN pin with a fixed TTL-compatible threshold. EN is internally pulled up; pulling EN low disables driver, while leaving it open provides normal operation. The EN pin can be used as an additional input with the same performance as the IN pin.

Leaving the input pin of driver open holds the output low. The logic behavior of the driver is shown in the Timing Diagram, Input/Output Logic Truth Table, and Typical Application Diagrams.

Internal circuitry on the VDD pin provides an undervoltage-lockout function that holds the output low until the VDD supply voltage is within operating range.

The UCC27532-Q1 driver is offered in a 6-pin standard SOT-23 (DBV) package. The device operates over a wide temperature range of –40°C to 140°C.

ダウンロード 字幕付きのビデオを表示 ビデオ

技術資料

star =TI が選定したこの製品の主要ドキュメント
結果が見つかりませんでした。検索条件をクリアしてから、再度検索を試してください。
5 をすべて表示
種類 タイトル 最新の英語版をダウンロード 日付
* データシート UCC27532-Q1 2.5-A and 5-A, 35-VMAX VDD FET and IGBT Single-Gate Driver データシート (Rev. A) 2014年 1月 2日
アプリケーション概要 External Gate Resistor Selection Guide (Rev. A) 2020年 2月 28日
アプリケーション概要 Understanding Peak IOH and IOL Currents (Rev. A) 2020年 2月 28日
アプリケーション概要 High-Side Cutoff Switches for High-Power Automotive Applications (Rev. A) 2018年 11月 26日
その他の技術資料 Fundamentals of MOSFET and IGBT Gate Driver Circuits (Replaces SLUP169) (Rev. A) 2018年 10月 29日

設計と開発

その他のアイテムや必要なリソースを参照するには、以下のタイトルをクリックして詳細ページをご覧ください。

計算ツール

SLURB21 UCC2753X Schematic Review Template

サポート対象の製品とハードウェア

サポート対象の製品とハードウェア

製品
ローサイド・ドライバ
UCC27531 8V UVLO、35V VDD 対応、分割出力対応、2.5A/5A、シングルチャネル・ゲート・ドライバ UCC27531-Q1 車載、8V UVLO、35V VDD、分割出力対応、2.5A/5A、シングルチャネル・ゲート・ドライバ UCC27532 8V UVLO、35V VDD 対応、複数の CMOS 入力、分割出力対応、2.5A/5A、シングルチャネル・ゲート・ドライバ UCC27532-Q1 車載、8V UVLO、35V VDD、CMOS 入力、2.5A/5A、シングルチャネル・ゲート・ドライバ UCC27533 8V UVLO、35V VDD 対応、反転入力と非反転入力、2.5A/5A、シングルチャネル・ゲート・ドライバ UCC27536 8V UVLO、35V VDD 対応、反転入力、2.5A/5A、シングルチャネル・ゲート・ドライバ UCC27537 8V UVLO、35V VDD 対応、EN (イネーブル) ピン採用、2.5A/5A、シングルチャネル・ゲート・ドライバ UCC27538 8V UVLO、35V VDD 対応、デュアル入力、2.5A/5A、シングルチャネル・ゲート・ドライバ
シミュレーション・ツール

PSPICE-FOR-TI — TI Design / シミュレーション・ツール向け PSpice®

PSpice® for TI は、各種アナログ回路の機能評価に役立つ、設計とシミュレーション向けの環境です。設計とシミュレーションに適したこのフル機能スイートは、Cadence® のアナログ分析エンジンを使用しています。PSpice for TI は無償で使用でき、アナログや電源に関する TI の製品ラインアップを対象とする、業界でも有数の大規模なモデル・ライブラリが付属しているほか、選択された一部のアナログ動作モデルも利用できます。

設計とシミュレーション向けの環境である PSpice for TI (...)
パッケージ ピン数 ダウンロード
SOT-23 (DBV) 6 オプションの表示

購入と品質

記載されている情報:
  • RoHS
  • REACH
  • デバイスのマーキング
  • リード端子の仕上げ / ボールの原材料
  • MSL 定格 / ピーク リフロー
  • MTBF/FIT 推定値
  • 材質成分
  • 認定試験結果
  • 継続的な信頼性モニタ試験結果
記載されている情報:
  • ファブの拠点
  • 組み立てを実施した拠点

推奨製品には、この TI 製品に関連するパラメータ、評価基板、またはリファレンス デザインが存在する可能性があります。

サポートとトレーニング

TI E2E™ フォーラムでは、TI のエンジニアからの技術サポートを提供

コンテンツは、TI 投稿者やコミュニティ投稿者によって「現状のまま」提供されるもので、TI による仕様の追加を意図するものではありません。使用条件をご確認ください。

TI 製品の品質、パッケージ、ご注文に関するお問い合わせは、TI サポートをご覧ください。​​​​​​​​​​​​​​

ビデオ