分割出力対応、保護機能搭載、2.5A/5A、5.7kV RMS、シングルチャネル絶縁型ゲート・ドライバ

トップ

製品の詳細

パラメータ

Number of channels (#) 1 Isolation rating (Vrms) 5700 Power switch IGBT, SiCFET Peak output current (A) 5 DIN V VDE V 0884-10 transient overvoltage rating (Vpk) 8000 DIN V VDE V 0884-10 working voltage (Vpk) 2121 Enable/disable function Output VCC/VDD (Max) (V) 30 Output VCC/VDD (Min) (V) 15 Input VCC (Min) (V) 2.25 Input VCC (Max) (V) 5.5 Prop delay (ns) 76 Operating temperature range (C) -40 to 125 Undervoltage lockout (Typ) 12 open-in-new その他の 絶縁型ゲート・ドライバ

パッケージ|ピン|サイズ

SOIC (DW) 16 77 mm² 10.3 x 7.5 open-in-new その他の 絶縁型ゲート・ドライバ

特長

  • 100-kV/μs Minimum Common-Mode Transient Immunity (CMTI) at VCM = 1500 V
  • Split Outputs to Provide 2.5-A Peak Source and
    5-A Peak Sink Currents
  • Short Propagation Delay: 76 ns (Typ),
    110 ns (Max)
  • 2-A Active Miller Clamp
  • Output Short-Circuit Clamp
  • Soft Turn-Off (STO) during Short Circuit
  • Fault Alarm upon Desaturation Detection is Signaled on FLT and Reset Through RST
  • Input and Output Undervoltage Lockout (UVLO) with Ready (RDY) Pin Indication
  • Active Output Pulldown and Default Low Outputs with Low Supply or Floating Inputs
  • 2.25-V to 5.5-V Input Supply Voltage
  • 15-V to 30-V Output Driver Supply Voltage
  • CMOS Compatible Inputs
  • Rejects Input Pulses and Noise Transients Shorter Than 20 ns
  • Operating Temperature: –40°C to +125°C Ambient
  • Isolation Surge Withstand Voltage 12800-VPK
  • Safety-Related Certifications:
    • 8000-VPK VIOTM and 2121-VPK VIORM Reinforced Isolation per DIN V VDE V 0884-10 (VDE V 0884-10):2006-12
    • 5700-VRMS Isolation for 1 Minute per UL 1577
    • CSA Component Acceptance Notice 5A, IEC 60950–1 and IEC 60601–1 End Equipment Standards
    • TUV Certification per EN 61010-1 and EN 60950-1
    • GB4943.1-2011 CQC Certification

All trademarks are the property of their respective owners.

open-in-new その他の 絶縁型ゲート・ドライバ

概要

The ISO5852S device is a 5.7-kVRMS, reinforced isolated gate driver for IGBTs and MOSFETs with split outputs, OUTH and OUTL, providing 2.5-A source and 5-A sink current. The input side operates from a single 2.25-V to 5.5-V supply. The output side allows for a supply range from minimum 15 V to maximum 30 V. Two complementary CMOS inputs control the output state of the gate driver. The short propagation time of 76 ns provides accurate control of the output stage.

An internal desaturation (DESAT) fault detection recognizes when the IGBT is in an overcurrent condition. Upon a DESAT detect, a mute logic immediately blocks the output of the isolator and initiates a soft-turnoff procedure which disables the OUTH pin and pulls the OUTL pin to low over a time span of 2 μs. When the OUTL pin reaches 2 V with respect to the most-negative supply potential, VEE2, the gate-driver output is pulled hard to the VEE2 potential, turning the IGBT immediately off.

When desaturation is active, a fault signal is sent across the isolation barrier, pulling the FLT output at the input side low and blocking the isolator input. Mute logic is activated through the soft-turnoff period. The FLT output condition is latched and can be reset only after the RDY pin goes high, through a low-active pulse at the RST input.

When the IGBT is turned off during normal operation with a bipolar output supply, the output is hard clamp to VEE2. If the output supply is unipolar, an active Miller clamp can be used, allowing Miller current to sink across a low-impedance path which prevents the IGBT from dynamic turnon during high-voltage transient conditions.

The readiness for the gate driver to be operated is under the control of two undervoltage-lockout circuits monitoring the input-side and output-side supplies. If either side has insufficient supply, the RDY output goes low, otherwise this output is high.

The ISO5852S device is available in a 16-pin SOIC package. Device operation is specified over a temperature range from –40°C to +125°C ambient.

For all available packages, see the orderable addendum at the end of the data sheet.
open-in-new その他の 絶縁型ゲート・ドライバ
ダウンロード
おすすめの類似製品
open-in-new 製品の比較
機能は同じだが、ピン配列、またはパラメーターが同等ではない比較製品
UCC21750 アクティブ ±10-A 5.7kV RMS single channel isolated gate driver for SiC/IGBT 本製品は、アナログから PWM へのセンサを内蔵しており、10A の駆動電流をサポートします。

技術資料

= TI が選択したこの製品の主要ドキュメント
結果が見つかりませんでした。検索条件をクリアして、もう一度検索を行ってください。 すべて表示 27
種類 タイトル 英語版のダウンロード 日付
* データシート ISO5852S High-CMTI 2.5-A and 5-A Reinforced Isolated IGBT, MOSFET Gate Driver With Split Outputs and Active Protection Features データシート 2017年 1月 16日
その他の技術資料 TUV certificate for isolation devices 2020年 3月 14日
アプリケーション・ノート External Gate Resistor Selection Guide 2020年 2月 28日
アプリケーション・ノート Understanding Peak IOH and IOL Currents 2020年 2月 28日
アプリケーション・ノート LM5106, ISO5852 Comparative Analysis of Two Different Methods for Gate Drive 2020年 2月 26日
その他の技術資料 CSA Certification 2019年 11月 19日
その他の技術資料 VDE certificate for reinforced isolation for DIN VDE V 0884-11:2017-01 2019年 11月 13日
ホワイト・ペーパー Isolation in AC Motor Drives: Understanding the IEC 61800-5-1 Safety Standard 2019年 9月 19日
その他の技術資料 CQC Certification 2019年 9月 13日
技術記事 Designing highly efficient, powerful and fast EV charging stations 2019年 8月 6日
その他の技術資料 UL Certification 2019年 7月 30日
技術記事 How to achieve higher system robustness in DC drives, part 3: minimum input pulse 2018年 9月 19日
アプリケーション・ノート Pushing the envelope with high-performance digital-isolation technology 2018年 8月 22日
アプリケーション・ノート Digital Isolator Design Guide 2018年 8月 1日
技術記事 How to achieve higher system robustness in DC drives, part 2: interlock and deadtime 2018年 5月 30日
技術記事 Boosting efficiency for your solar inverter designs 2018年 5月 24日
ユーザー・ガイド ISO5852SDW Driving and Protecting SiC and IGBT Power Modules 2018年 5月 24日
ホワイト・ペーパー Isolation in solar power converters: Understanding the IEC62109-1 safety standar 2018年 5月 18日
アプリケーション・ノート Isolation Glossary 2017年 9月 19日
ホワイト・ペーパー ACモーター・ドライブの絶縁: IEC 61800-5-1 安全規格の理解 最新の英語版をダウンロード (Rev.A) 2017年 6月 19日
アプリケーション・ノート 4Q 2015 Analog Applications Journal 2015年 10月 30日
アプリケーション・ノート Common-mode transient immunity for isolated gate drivers 2015年 10月 30日
アプリケーション・ノート Pushing the envelope with high-performance digital-isolation technology 2015年 10月 30日
ユーザー・ガイド ISO5852S Evaluation Module User's Guide 2015年 9月 8日
ホワイト・ペーパー Understanding electromagnetic compliance tests in digital isolators 2014年 10月 17日
ホワイト・ペーパー High-voltage reinforced isolation: Definitions and test methodologies 2014年 10月 16日
アプリケーション・ノート Shelf-Life Evaluation of Lead-Free Component Finishes 2004年 5月 24日

設計と開発

追加の事項や他のリソースを参照するには、以下のタイトルをクリックすると、詳細ページを表示できます。

ハードウェア開発

評価ボード ダウンロード
document-generic ユーザー・ガイド
149
概要

The ISO5852SDWEVM-017 is a compact, dual chanel isolated gate driver board providing drive, bias voltages, protection and diagnostic needed for half-bridge Sic MOSFET and IGBT Power Modules in standard 62-mm package. This TI EVM is based on 5.7-kVrms reinforced isolation driver IC ISO5852SDW in (...)

特長
  • 20-A peak, split output drive current with programmable drive voltages
  • Two 5-kVrms reinforced isolated channels to support up to 1700 V input rail
  • Short circuit protection with soft turn OFF and 2-A Miller clamp ability
  • Robust noise-immune solution with CMTI > 100 V/ns
  • Isolated module temperature and (...)
評価ボード ダウンロード
document-generic ユーザー・ガイド
49
概要

This evaluation module, featuring ISO5852S reinforced isolated gate driver device, allows designers to evaluate device AC and DC performance with a pre-populated 1-nF load or with a user-installed IGBT in either of the standard TO-247 or TO-220 packages.

特長

Reinforced isolated IGBT gate driver with 2.5-A source and 5-A sink currents. The short propagation time assures accurate control of the output stage.

The input side operates from a single 2.25-V to 5.5-V supply. he output side allows for a supply range from minimum 15-V to maximum 30-V

2-A Miller (...)

設計ツールとシミュレーション

シミュレーション・モデル ダウンロード
SLLM283.ZIP (33 KB) - IBIS Model
シミュレーション・モデル ダウンロード
SLLM300.ZIP (91 KB) - PSpice Model
シミュレーション・モデル ダウンロード
SLLM435.ZIP (31 KB) - TINA-TI Spice Model
シミュレーション・モデル ダウンロード
SLLM436.TSC (1537 KB) - TINA-TI Reference Design
シミュレーション・モデル ダウンロード
SLLM446.ZIP (4 KB) - PSpice Model
シミュレーション・ツール ダウンロード
PSpice® for TI design and simulation tool
PSPICE-FOR-TI — PSpice® for TI は、各種アナログ回路の機能評価に役立つ、設計とシミュレーション向けの環境です。設計とシミュレーションに適したこのフル機能スイートは、Cadence® のアナログ分析エンジンを使用しています。PSpice for TI は無償で使用でき、アナログや電源に関する TI の製品ラインアップを対象とする、業界でも有数の大規模なモデル・ライブラリが付属しているほか、選択された一部のアナログ動作モデルも利用できます。

設計とシミュレーション向けの環境である PSpice for TI を使用すると、内蔵のライブラリを活用して、複雑なミックスド・シグナル設計のシミュレーションを実施することができます。完成度の高い最終機器を設計し、レイアウトの確定や製造開始より前に、ソリューションのプロトタイプを製作することができます。この結果、市場投入期間の短縮と開発コストの削減を実現できます。 

設計とシミュレーション向けのツールである PSpice for TI の環境内で、各種 TI デバイスの検索、製品ラインアップの参照、テスト・ベンチの起動、設計のシミュレーションを実施し、選定したデバイスをさらに分析することができます。また、複数の TI デバイスを組み合わせてシミュレーションを実行することもできます。

事前ロード済みの複数のモデルで構成されたライブラリ全体に加えて、PSpice for TI ツール内で各種 TI デバイスの最新の技術関連資料に簡単にアクセスすることもできます。開発中のアプリケーションに適したデバイスを選定できたことを確認した後、TI 製品の購入ページにアクセスして、その製品を購入することができます。 

PSpice for TI を使用すると、回路の検討から設計の開発や検証まで、作業の進展に合わせて設計サイクルの各段階で、シミュレーションのニーズに適した各種ツールにアクセスできます。コスト不要で入手でき、開発を容易に開始できます。設計とシミュレーションに適した PSpice スイートをダウンロードして、今すぐ設計を開始してください。

 開発の開始

  1. PSpice for TI シミュレータへのアクセスの申請
  2. ダウンロードとインストール
  3. シミュレーション方法説明ビデオのご視聴
特長
  • Cadence の PSpice テクノロジーを活用
  • デジタル・モデル・スイートが付属する事前インストール済みのライブラリを活用して、ワーストケース・タイミング分析を実現可能
  • 動的更新により、最新のデバイス・モデルに確実にアクセス可能
  • 精度の低下を招かずに、シミュレーション速度を重視して最適化済み
  • 複数製品の同時分析をサポート
  • OrCAD Capture フレームワークを土台とし、業界で最も幅広く使用されている回路図のキャプチャとシミュレーションの環境へのアクセスを実現
  • オフライン作業が可能
  • 以下の点を含め、多様な動作条件とデバイス公差にまたがって設計を検証
    • 自動的な測定と後処理
    • モンテカルロ分析法
    • ワーストケース分析
    • 熱解析
設計ツール ダウンロード
SLLR117.ZIP (7300 KB)

リファレンス・デザイン

リファレンス・デザイン ダウンロード
AC インバータとサーボ・ドライブのセーフ・トルク・オフ(STO)向け冗長化デュアル・チャネルのリファレンス・デザイン
TIDA-01599 — TIDA-01599 はデュアル・チャネル絶縁型 STO 信号を使用し、モーターに電力を供給するインバータを制御することにより、IEC61800-5-2 に従って可変速度ドライブでセーフ・トルク・オフ(STO)機能を可能にします。VCC1 と VCC2 のロード・スイッチを通じて、絶縁型ゲート・ドライバ IC への電力を独立した形でイネーブルまたはディスエーブルにし、この機能が実現します。また、このリファレンス・デザインは、さまざまな故障を検出する診断機能も搭載しており、安全側故障割合(SFF)の向上に役立ちます。 

IEC 61131-2 Type 1 の特性に準拠する絶縁型 24V デジタル入力レシーバとして ISO1212 を使用し、2 個の STO 信号を受け入れます。電流制限回路の精度が低いディスクリート部品を使用する従来のフォトカプラ・ソリューションと異なり、ISO1212 はシンプルで低消費電力のソリューションを提供し、高精度電流制限と寿命延長を可能にします。また、ロード・スイッチの可変電流制限機能により、システムの信頼性を向上します。ゲート・ドライバ ISO5852S の Ready ピンは電源電圧レールの監視をサポートします。
document-generic 回路 document-generic ユーザー・ガイド document-generic 英語版をダウンロード
リファレンス・デザイン ダウンロード
10kW 3-phase 3-level T-type inverter reference design for solar string inverter
TIDA-01606 — この検証済みリファレンス・デザインは、3 レベルの 3 相 SiC をベースとする、グリッド接続型 DC/AC インバータ段を実装する方法の概要を示します。 50KHz の高いスイッチング周波数により、フィルタ設計に使用する磁気素子のサイズ低減と、電力密度の向上を実現しています。SiC MOSFET の採用によりスイッチング損失を低減し、最大 1,000V の高い DC バス電圧に対応するとともに、スイッチング損失低減を通じて 99% のピーク効率も実現します。このデザインは、2 レベルまたは 3 レベルのインバータで動作するように構成することもできます。
document-generic 回路 document-generic ユーザー・ガイド
リファレンス・デザイン ダウンロード
3 レベル、3 相、SiC AC/DC コンバータのリファレンス・デザイン
TIDA-010039 このリファレンス・デザインは、3 レベルの 3 相 SiC をベースとし、双方向の機能を持つ AC/DC コンバータを実装する方法の概要を示します。スイッチング周波数が 50kHz と高いため、フィルタ設計で使用する磁石のサイズが小さくなり、結果として電力密度が高くなります。SiC MOSFET の採用によりスイッチング損失を低減し、最大 800V の高い DC バス電圧に対応するとともに、スイッチング損失低減を通じて 97% を上回るピーク効率も実現します。このデザインは、2 レベルまたは 3 レベルの整流器として動作するように構成できます。この DC/AC 変換の実装に関する設計情報については、TIDA-01606 をご覧ください。

このシステムは、単一の C2000 マイコン(MCU)である TMS320F28379D を使用して制御されており、このマイコンはあらゆる動作モードで、パワー・エレクトロニクス・スイッチング・デバイスすべてが使用する PWM 波形も生成します。

document-generic 回路 document-generic ユーザー・ガイド document-generic 英語版をダウンロード
リファレンス・デザイン ダウンロード
絶縁 IGBT ゲート・ドライバ評価プラットフォーム、三相インバータ・システム用、リファレンス・デザイン
TIDA-00195 TIDA-00195 リファレンス・デザインは、22kW の出力段と、各種アプリケーションのモーター制御を意図した TI の新しい強化絶縁型 IGBT ゲート・ドライバである ISO5852S で構成されています。このデザインを使用すると、電流定格が 50A ~ 200A の範囲内にあり、電圧定格が 1200V の IGBT モジュールで構成された 3 相インバータ内にある ISO5852S の性能を評価することができます。

評価の対象として重要ないくつかの機能と性能は、DESAT を使用した短絡保護、ソフト・シャットダウン、インバータのさまざまな dv/dt に対するアクティブ・ミラー・クランプの効果、調整可能な速度の電力駆動システム(IEC61800-3)から導き出したシステム・レベルにおける IGBT ゲート・ドライバの ESD / EFT 性能です。インバータの制御に必要な PWM 信号を生成するには、Piccolo LaunchPad である LAUNCHXL-F28027 を使用します。

document-generic 回路 document-generic ユーザー・ガイド document-generic 英語版をダウンロード (Rev.A)
リファレンス・デザイン ダウンロード
パラレル IGBT 向け短絡保護 / 電流バッファ搭載ゲート・ドライバのリファレンス・デザイン
TIDA-00917 — Paralleling IGBT’s becomes necessary for power conversion equipments with higher output power ratings, where single IGBT cannot provide the required load current. This TI design implements a reinforced isolated IGBT gate control module to drive  parallel IGBTs in Half bridge (...)
document-generic 回路 document-generic ユーザー・ガイド

CAD/CAE シンボル

パッケージ ピン数 ダウンロード
SOIC (DW) 16 オプションの表示

購入と品質

含まれる情報:
  • RoHS
  • REACH
  • デバイスのマーキング
  • リード端子の仕上げ / ボールの原材料
  • MSL rating/ リフローピーク温度
  • MTBF/FIT の推定値
  • 原材料組成
  • 認定試験結果
  • 継続的な信頼性モニタ試験結果

おすすめの製品には、この TI 製品に関連するパラメータ、評価モジュール、またはリファレンス・デザインが含まれている場合があります。

サポートとトレーニング

TI E2E™ Forums (英語) では、TI のエンジニアからの技術サポートが活用できます

コンテンツは、TI 投稿者やコミュニティ投稿者によって「現状のまま」提供されるもので、TI による仕様の追加を意図するものではありません。使用条件をご確認ください

TI 製品の品質、パッケージ、ご注文に関する質問は、TI サポートのページをご覧ください。

トレーニング・シリーズ

TI のトレーニングとビデオをすべて表示

ビデオ