分割出力対応、保護機能搭載、2.5A/5A、5.7kV RMS、シングルチャネル絶縁型ゲート・ドライバ
製品の詳細
パラメータ
パッケージ|ピン|サイズ
特長
- 100-kV/μs Minimum Common-Mode Transient Immunity (CMTI) at VCM = 1500 V
- Split Outputs to Provide 2.5-A Peak Source and
5-A Peak Sink Currents - Short Propagation Delay: 76 ns (Typ),
110 ns (Max) - 2-A Active Miller Clamp
- Output Short-Circuit Clamp
- Soft Turn-Off (STO) during Short Circuit
- Fault Alarm upon Desaturation Detection is Signaled on FLT and Reset Through RST
- Input and Output Undervoltage Lockout (UVLO) with Ready (RDY) Pin Indication
- Active Output Pulldown and Default Low Outputs with Low Supply or Floating Inputs
- 2.25-V to 5.5-V Input Supply Voltage
- 15-V to 30-V Output Driver Supply Voltage
- CMOS Compatible Inputs
- Rejects Input Pulses and Noise Transients Shorter Than 20 ns
- Operating Temperature: –40°C to +125°C Ambient
- Isolation Surge Withstand Voltage 12800-VPK
- Safety-Related Certifications:
- 8000-VPK VIOTM and 2121-VPK VIORM Reinforced Isolation per DIN V VDE V 0884-10 (VDE V 0884-10):2006-12
- 5700-VRMS Isolation for 1 Minute per UL 1577
- CSA Component Acceptance Notice 5A, IEC 60950–1 and IEC 60601–1 End Equipment Standards
- TUV Certification per EN 61010-1 and EN 60950-1
- GB4943.1-2011 CQC Certification
All trademarks are the property of their respective owners.
概要
The ISO5852S device is a 5.7-kVRMS, reinforced isolated gate driver for IGBTs and MOSFETs with split outputs, OUTH and OUTL, providing 2.5-A source and 5-A sink current. The input side operates from a single 2.25-V to 5.5-V supply. The output side allows for a supply range from minimum 15 V to maximum 30 V. Two complementary CMOS inputs control the output state of the gate driver. The short propagation time of 76 ns provides accurate control of the output stage.
An internal desaturation (DESAT) fault detection recognizes when the IGBT is in an overcurrent condition. Upon a DESAT detect, a mute logic immediately blocks the output of the isolator and initiates a soft-turnoff procedure which disables the OUTH pin and pulls the OUTL pin to low over a time span of 2 μs. When the OUTL pin reaches 2 V with respect to the most-negative supply potential, VEE2, the gate-driver output is pulled hard to the VEE2 potential, turning the IGBT immediately off.
When desaturation is active, a fault signal is sent across the isolation barrier, pulling the FLT output at the input side low and blocking the isolator input. Mute logic is activated through the soft-turnoff period. The FLT output condition is latched and can be reset only after the RDY pin goes high, through a low-active pulse at the RST input.
When the IGBT is turned off during normal operation with a bipolar output supply, the output is hard clamp to VEE2. If the output supply is unipolar, an active Miller clamp can be used, allowing Miller current to sink across a low-impedance path which prevents the IGBT from dynamic turnon during high-voltage transient conditions.
The readiness for the gate driver to be operated is under the control of two undervoltage-lockout circuits monitoring the input-side and output-side supplies. If either side has insufficient supply, the RDY output goes low, otherwise this output is high.
The ISO5852S device is available in a 16-pin SOIC package. Device operation is specified over a temperature range from –40°C to +125°C ambient.
For all available packages, see the orderable addendum at the end of the data sheet.技術資料
設計と開発
追加の事項や他のリソースを参照するには、以下のタイトルをクリックすると、詳細ページを表示できます。ハードウェア開発
概要
The ISO5852SDWEVM-017 is a compact, dual chanel isolated gate driver board providing drive, bias voltages, protection and diagnostic needed for half-bridge Sic MOSFET and IGBT Power Modules in standard 62-mm package. This TI EVM is based on 5.7-kVrms reinforced isolation driver IC ISO5852SDW in (...)
特長
- 20-A peak, split output drive current with programmable drive voltages
- Two 5-kVrms reinforced isolated channels to support up to 1700 V input rail
- Short circuit protection with soft turn OFF and 2-A Miller clamp ability
- Robust noise-immune solution with CMTI > 100 V/ns
- Isolated module temperature and (...)
概要
This evaluation module, featuring ISO5852S reinforced isolated gate driver device, allows designers to evaluate device AC and DC performance with a pre-populated 1-nF load or with a user-installed IGBT in either of the standard TO-247 or TO-220 packages.
特長
Reinforced isolated IGBT gate driver with 2.5-A source and 5-A sink currents. The short propagation time assures accurate control of the output stage.
The input side operates from a single 2.25-V to 5.5-V supply. he output side allows for a supply range from minimum 15-V to maximum 30-V
2-A Miller (...)
設計ツールとシミュレーション
設計とシミュレーション向けの環境である PSpice for TI を使用すると、内蔵のライブラリを活用して、複雑なミックスド・シグナル設計のシミュレーションを実施することができます。完成度の高い最終機器を設計し、レイアウトの確定や製造開始より前に、ソリューションのプロトタイプを製作することができます。この結果、市場投入期間の短縮と開発コストの削減を実現できます。
設計とシミュレーション向けのツールである PSpice for TI の環境内で、各種 TI デバイスの検索、製品ラインアップの参照、テスト・ベンチの起動、設計のシミュレーションを実施し、選定したデバイスをさらに分析することができます。また、複数の TI デバイスを組み合わせてシミュレーションを実行することもできます。
事前ロード済みの複数のモデルで構成されたライブラリ全体に加えて、PSpice for TI ツール内で各種 TI デバイスの最新の技術関連資料に簡単にアクセスすることもできます。開発中のアプリケーションに適したデバイスを選定できたことを確認した後、TI 製品の購入ページにアクセスして、その製品を購入することができます。
PSpice for TI を使用すると、回路の検討から設計の開発や検証まで、作業の進展に合わせて設計サイクルの各段階で、シミュレーションのニーズに適した各種ツールにアクセスできます。コスト不要で入手でき、開発を容易に開始できます。設計とシミュレーションに適した PSpice スイートをダウンロードして、今すぐ設計を開始してください。
開発の開始
- PSpice for TI シミュレータへのアクセスの申請
- ダウンロードとインストール
- シミュレーション方法説明ビデオのご視聴
特長
- Cadence の PSpice テクノロジーを活用
- デジタル・モデル・スイートが付属する事前インストール済みのライブラリを活用して、ワーストケース・タイミング分析を実現可能
- 動的更新により、最新のデバイス・モデルに確実にアクセス可能
- 精度の低下を招かずに、シミュレーション速度を重視して最適化済み
- 複数製品の同時分析をサポート
- OrCAD Capture フレームワークを土台とし、業界で最も幅広く使用されている回路図のキャプチャとシミュレーションの環境へのアクセスを実現
- オフライン作業が可能
- 以下の点を含め、多様な動作条件とデバイス公差にまたがって設計を検証
- 自動的な測定と後処理
- モンテカルロ分析法
- ワーストケース分析
- 熱解析
リファレンス・デザイン
IEC 61131-2 Type 1 の特性に準拠する絶縁型 24V デジタル入力レシーバとして ISO1212 を使用し、2 個の STO 信号を受け入れます。電流制限回路の精度が低いディスクリート部品を使用する従来のフォトカプラ・ソリューションと異なり、ISO1212 はシンプルで低消費電力のソリューションを提供し、高精度電流制限と寿命延長を可能にします。また、ロード・スイッチの可変電流制限機能により、システムの信頼性を向上します。ゲート・ドライバ ISO5852S の Ready ピンは電源電圧レールの監視をサポートします。
設計ファイル
-
download TIDA-01599 BOM.pdf (67KB) -
download TIDA-01599 Assembly Drawing.pdf (207KB) -
download TIDA-01599 PCB.pdf (968KB) -
download TIDA-01599 CAD Files.zip (2483KB) -
download TIDA-01599 Gerber.zip (208KB)
設計ファイル
-
download TIDA-01606 Assembly Files.zip (894KB) -
download TIDA-01606 BOM Files.zip (136KB) -
download TIDA-01606 CAD Files.zip (6274KB) -
download TIDA-01606 Gerber.zip (1228KB) -
download TIDA-01606 Layer Plots.zip (3178KB)
このシステムは、単一の C2000 マイコン(MCU)である TMS320F28379D を使用して制御されており、このマイコンはあらゆる動作モードで、パワー・エレクトロニクス・スイッチング・デバイスすべてが使用する PWM 波形も生成します。
設計ファイル
-
download TIDA-010039 Assembly Files.zip (896KB) -
download TIDA-010039 BOM Files.zip (136KB) -
download TIDA-010039 CAD Files.zip (6239KB) -
download TIDA-010039 Gerber.zip (1235KB) -
download TIDA-010039 Layer Plots.zip (3184KB)
評価の対象として重要ないくつかの機能と性能は、DESAT を使用した短絡保護、ソフト・シャットダウン、インバータのさまざまな dv/dt に対するアクティブ・ミラー・クランプの効果、調整可能な速度の電力駆動システム(IEC61800-3)から導き出したシステム・レベルにおける IGBT ゲート・ドライバの ESD / EFT 性能です。インバータの制御に必要な PWM 信号を生成するには、Piccolo LaunchPad である LAUNCHXL-F28027 を使用します。
設計ファイル
-
download TIDA-00195 Assembly Drawing.pdf (251KB) -
download TIDA-00195 PCB.pdf (779KB) -
download TIDA-00195 CAD Files.zip (6110KB) -
download TIDA-00195 Gerber.zip (433KB) -
download TIDA-00195 BOM.pdf (68KB)
設計ファイル
-
download TIDA-00917 BOM.pdf (52KB) -
download TIDA-00917 Assembly Drawing.pdf (354KB) -
download TIDA-00917 PCB.pdf (1776KB) -
download TIDA-00917 CAD Files.zip (1077KB) -
download TIDA-00917 Gerber.zip (186KB)
CAD/CAE シンボル
パッケージ | ピン数 | ダウンロード |
---|---|---|
SOIC (DW) | 16 | オプションの表示 |
購入と品質
- RoHS
- REACH
- デバイスのマーキング
- リード端子の仕上げ / ボールの原材料
- MSL rating/ リフローピーク温度
- MTBF/FIT の推定値
- 原材料組成
- 認定試験結果
- 継続的な信頼性モニタ試験結果
おすすめの製品には、この TI 製品に関連するパラメータ、評価モジュール、またはリファレンス・デザインが含まれている場合があります。